Патент на изобретение №2239037

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2239037 (13) C1
(51) МПК 7
E05B49/00
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 07.02.2011 – прекратил действие

(21), (22) Заявка: 2003101480/12, 20.01.2003

(24) Дата начала отсчета срока действия патента:

20.01.2003

(45) Опубликовано: 27.10.2004

(56) Список документов, цитированных в отчете о
поиске:
SU 1339229 А1, 23.09.1987. SU 1495424 А1, 23.07.1989. US 3641396 А, 08.02.1972. US 4419712 А, 06.12.1983.

Адрес для переписки:

607190, Нижегородская обл., г. Саров, пр. Мира, 37, РФЯЦ-ВНИИЭФ, начальнику ОПИНТИ А.А. Кимачеву

(72) Автор(ы):

Зубаеров Р.Ф. (RU),
Панкратов С.В. (RU),
Шишкин Г.И. (RU)

(73) Патентообладатель(и):

Российский федеральный ядерный центр – Всероссийский научно-исследовательский институт экспериментальной физики (RU)

(54) УСТРОЙСТВО УПРАВЛЕНИЯ ЭЛЕКТРОННОГО ЗАМКА

(57) Реферат:

Изобретение относится к технике защиты различных объектов от доступа посторонних лиц, в частности к электронным кодовым замкам. Достигаемый технический результат – повышение защищенности от целенаправленной быстрой блокировки. Устройство содержит коммутатор 1, блоки 2, 3 приема и сравнения кодов, блок 5 приема кода разблокировки, элементы 6И, 7И, 8И, счетчик 9, входные шины 10, 11 и выходные шины 12, 13. Технический результат достигнут введением элемента 8И, третьего входа – в элемент 7И, третьего выхода – в коммутатор 1, группы выходов – в блок 2 приема и сравнения кодов, третьего и четвертого входов, второго выхода и группы выходов – в блок 3 приема и сравнения кодов, двух групп входов – в блок 5 приема кода разблокировки, новых связей между функциональными блоками и элементами. 6 ил.

Изобретение относится к технике защиты различных объектов от доступа посторонних лиц, в частности к электронным кодовым замкам.

Известно устройство управления электронно-кодового замка (см. авт. свид. СССР №1495424 от 13.07.87 г., МКИ: Е 05 В 47/00, “Электронно-кодовый замок”, авторы – Н.В.Василенко, А.Э.Цалко, О.А.Мерецкий и А.А.Мороз, опуб. 23.07.89 г., БИ №27), содержащее блок набора кода, два счетчика, два дешифратора, три формирователя импульсов, два элемента ИЛИ, триггер, элемент И, одновибратор, блок элементов И и блок сравнения. Выходы первого счетчика подключены к первой группе входов блока сравнения, выход элемента И соединен с выходной шиной устройства, выходы блока набора кода соединены с соответствующими входами первого элемента ИЛИ и первыми входами блока элементов И, своими выходами подключенного к входам второго элемента ИЛИ. Выход первого элемента ИЛИ соединен со счетным входом второго счетчика, выходы которого подключены к второй группе входов блока сравнения, информационным входам первого дешифратора и второго дешифратора, выходы первого и второго дешифраторов соединены соответственно с вторыми и третьими входами блока элементов И. Выход второго элемента ИЛИ соединен со счетным входом первого счетчика, к R-входу которого подключены выход третьего элемента ИЛИ и установочный вход второго счетчика. Первый выход блока сравнения соединен с первым входом элемента И и D-входом триггера, счетный вход которого дополнительно соединен с выходом старшего разряда первого счетчика и вторым входом элемента И. Второй выход блока сравнения через первый формирователь импульсов соединен с R-входом триггера и первым входом третьего элемента ИЛИ, второй вход которого подключен к выходу одновибратора, входом подключенного к выходу элемента И. Прямой выход триггера соединен с входом разрешения второго дешифратора и через второй формирователь импульсов – с третьим входом элемента И, а через третий формирователь импульсов прямой выход триггера соединен с третьим входом третьего элемента ИЛИ. Инверсный выход триггера соединен с входом разрешения первого дешифратора.

Недостатками устройства являются:

a) определенное неудобство эксплуатации, обусловленное тем, что при первой же ошибке в процессе набора кода (что вполне возможно при наборе многоразрядных кодов) устройство сразу блокируется и, чтобы повторить набор кода, сначала нужно подать разблокирующий код и привести устройство в исходное состояние, только потом подать открывающий код; это может привести, в отдельных случаях, к недопустимой задержке открытия замка (в особенности в случаях, когда разблокирующий код не всем пользователям устройства доступен);

b) отсутствие какой-либо защиты от целенаправленной быстрой блокировки устройства посторонними лицами, что может привести в ряде случаев к недопустимой задержке открытия электронного замка постоянными пользователями (например, своевременно попасть в помещение, где хранятся средства пожаротушения, химической или радиационной защиты, табельное оружие или боеприпасы личного состава военизированных подразделений и т.п.), в особенности в случаях, когда код разблокировки известен не всем пользователям устройства.

Наиболее близким по совокупности существенных признаков к заявляемому объекту является устройство управления электронного замка (см. авт. свид. ССР №1339229 от 08.04.86 г., МКИ: Е 05 В 47/00, “Кодовый замок” авторов М.Н.Бобова, В.В.Епихина и А.А.Обуховича, опубл.23.09.87 г., БИ №35), содержащее блок выявления ложного кода, блок приема кода, блок приема кода разблокировки, триггер, элемент И, счетчик, коммутатор, реле времени, элемент НЕ, дополнительный элемент И, исполнительный блок, три входные и две выходные шины. Первые входы блока приема кода и блока выявления ложного кода соединены соответственно с первой и второй входными шинами устройства. Первый вход блока приема кода разблокировки соединен с третьей входной шиной устройства, второй вход – с выходом триггера и первым входом элемента И, выход – с вторым входом элемента И. Выход элемента И соединен с установочным входом счетчика, своим счетным входом соединенного с выходом блока выявления ложного кода и первым входом коммутатора, вторым входом соединенного с выходом счетчика. Первый выход коммутатора соединен со вторым входом блока приема кода и первым входом триггера, второй выход – с первым входом реле времени, второй вход которого подключен к первому выходу блока приема кода и второму входу триггера, первый выход соединен с третьим входом блока приема кода и вторым входом блока выявления ложного кода, второй выход – с первым входом исполнительного блока, второй вход которого соединен с вторым выходом блока приема кода, выход – с первой выходной шиной устройства, Третий выход реле времени соединен с первым входом дополнительного элемента И, к второму входу которого через элемент НЕ подключен выход триггера, а выход дополнительного элемента И соединен с второй выходной шиной устройства.

Из описания устройства следует, что блок приема кода и блок выявления ложного кода по выполняемым в устройстве функциям (прием кодов, временное хранение их на время сравнения с соответствующим эталонным кодом и формирование результата сравнения кодов) являются по сути первым и вторым блоками приема и сравнения двоичных последовательных кодов. При этом первый из этих блоков выдает сигнал при совпадении сравниваемых кодов, второй – при их несовпадении.

Недостатком устройства является низкий уровень защиты от целенаправленной быстрой блокировки устройства посторонними лицами, что может привести к недопустимой задержке открытия электронного замка постоянными пользователями в случаях, указанных выше при критике аналога устройства.

Задачей, на решение которой направлено заявляемое устройство, является создание защищенного от целенаправленной быстрой блокировки посторонними лицами устройства управления электронного замка.

Технический результат, заключающийся в повышении защищенности устройства от целенаправленной быстрой его блокировки посторонними лицами, достигается тем, что в устройство управления электронного замка, содержащее коммутатор, два блока приема и сравнения кодов, реле времени, блок приема кода разблокировки, два элемента И, счетчик, первым входом сброса подключенный к выходу первого элемента И, две входные шины, первая из которых соединена с первым входом первого блока приема и сравнения кодов, второй вход которого подключен к первому выходу коммутатора, третий вход соединен с первым входом второго блока приема и сравнения кодов и подключен к первому выходу реле времени, входом подключенного к второму выходу коммутатора, и две выходные шины, введен третий элемент И, во второй элемент И введен третий вход, в коммутатор – третий выход, в первый блок приема и сравнения кодов введена группа выходов, во второй блок приема и сравнения кодов введены третий, четвертый входы, второй выход и группа выходов, в блок приема кода разблокировки – две группы входов, причем вход коммутатора соединен с второй входной шиной устройства, третий выход – с вторым входом второго блока приема и сравнения кодов, третьим входом соединенного с первой входной шиной устройства, второй выход реле времени соединен с четвертым входом второго блока приема и сравнения кодов и с входом блока приема кода разблокировки, первая и вторая группы входов которого подключены к соответствующим выходам соответственно первого и второго блоков приема и сравнения кодов, выход второго элемента И соединен с первой выходной шиной устройства и первым входом первого элемента И, первый вход – с выходом первого блока приема и сравнения кодов и с первым входом третьего элемента И, второй вход – с первым выходом второго блока приема и сравнения кодов, вторым выходом соединенного с вторым входом третьего элемента И, выход которого соединен с счетным входом счетчика, второй вход сброса которого соединен с выходом блока приема кода разблокировки, выход соединен с вторым входом первого элемента И, третьими входами второго и третьего элементов И и второй выходной шиной устройства.

Указанная совокупность признаков позволяет повысить защищенность устройства от целенаправленной быстрой блокировки посторонними лицами за счет того, что неудачные попытки блокировки устройства учитываются устройством только при условии обязательного совпадения первой части входного кода, вводимой в первый блок приема и сравнения кодов, с соответствующим эталонным кодом.

На фиг.1 приведена структурная схема устройства управления электронного замка, на фиг.2 – электрическая схема одного из возможных вариантов выполнения коммутатора, на фиг.3 и 4 – структурные схемы соответственно первого и второго блоков приема и сравнения кодов, на фиг.5 и 6 – электрические схемы возможных вариантов выполнения соответственно схемы сравнения кодов, входящей в состав второго блока приема и сравнения кодов, и реле времени.

Устройство управления электронного замка (см. фиг.1) содержит коммутатор 1, первый блок 2 приема и сравнения кодов (БПСК 2), второй блок 3 приема и сравнения кодов (БПСК 3), реле 4 времени, блок 5 приема кода разблокировки (БПКР 5), первый 6, второй 7, третий 8 элементы И и счетчик 9. Первый вход БПСК 2 соединен с третьим входом БПСК 3 и с первой входной шиной 10 устройства. Первый вход коммутатора 1 соединен с второй входной шиной 11 устройства, второй вход – с первым выходом реле 4 времени, третьим входом БПСК 2 и первым входом БПСК 3.

Первый и третий выходы коммутатора 1 соединены соответственно с вторыми входами БПСК 2 и БПСК 3, второй выход – с входом реле 4 времени. Группа выходов БПСК 2 соединена с соответствующими входами первой группы входов БПКР 5, выход соединен с первыми входами элементов И7 и 8. Группа выходов БПСК 3 соединена с соответствующими входами второй группы входов БПРК 5, первый выход соединен с вторым входом первого элемента И7, второй выход – с вторым входом элемента И8. Второй выход реле 4 времени соединен с четвертым входом БПСР 3 и входом БПКР 5, выход которого соединен с вторым входом сброса счетчика 9. Выход элемента И7 соединен с первым входом элемента И6 и с первой выходной шиной 12 устройства. Выход элемента И8 соединен со счетным входом счетчика 9, выход которого соединен со второй выходной шиной 13 устройства, со вторым входом элемента И6 и с третьими входами элементов И7 и 8. Выход элемента И6 соединен с первым входом сброса счетчика 9.

Коммутатор 1 предназначен для распределения тактовых импульсов, поступающих в устройство по входной шине 11, на вторые (тактовые) входы БПСК 2, БПСК 3, и обеспечения записи в них соответствующих частей (символов “1”, “0” нескольких младших или старших разрядов) кода замка (входного кода), поступающих в устройство по входной шине 10. На фиг.2 приведена одна из возможных схем коммутатора 1 для частного случая (когда входной код имеет восемь разрядов, первые четыре тактовых импульса выдаются коммутатором 1 по первому его выходу), которая содержит счетчик 14 с встроенными дешифраторами состояний (типа 564ИЕ9), RS-триггер 15 и элементы И16, 17, и 18, выходы которых являются соответственно первым, третьим и вторым выходами коммутатора 1. При этом счетчик 14 коммутатора 1 переключается по срезу тактовых импульсов. Коммутатор 1, реализованный по схеме фиг.2, выдает по второму своему выходу импульсный сигнал с длительностью, равной длительности тактового импульса. Если этой же схемой формировать на третьем выходе коммутатора 1 потенциальный сигнал, то можно вместо счетчика с встроенными дешифраторами состояний типа 564ИЕ9 можно использовать обычный четырехразрядный двоичный счетчик типа 564ИЕ10, прямой выход его четвертого разряда использовать в качестве второго выхода коммутатора 1, а на S-вход RS-триггера 15 подать сигнал с выхода дешифратора соответствующего состояния счетчика 14, выполненного на одном инверторе и одном логическом элементе “4ИЛИ-НЕ” микросхемы типа 564ЛЕ6.

БПСК 2 и БПСК 3 предназначены для приема соответствующих частей входного кода, сравнения их с соответствующими эталонными кодами, постоянно хранящимися в этих блоках, и формирования результатов сравнения этих кодов. БПСК 2 содержит (см. фиг.3) постоянное запоминающее устройство (ПЗУ) 19 для хранения соответствующего эталонного двоичного кода (в рассматриваемом случае – четырехразрядного), сдвиговый регистр 20, схему сравнения двух двоичных кодов (схему сравнения) 21 и выдает на выход (отдельный выход) постоянный сигнал с уровнем логической “1” в случае совпадения сравниваемых кодов. БПСК 3 содержит такие же, как у БПСК 2, функциональные узлы: сдвиговый регистр 22, ПЗУ 23 и схему сравнения 24. Однако БПСК 3 формирует два результата сравнения кодов – сигнал совпадения и сигнал несовпадения кодов. При этом указанные сигналы выдаются на выходы БПСК 3 (первый сигнал – по первому выходу, второй – по второму) по стробирующему импульсному сигналу, поступающему на четвертый вход этого блока. ПЗУ БПСК 2 и ПЗУ БПСК 3 в простейшем варианте могут быть выполнены в виде постоянных проводников или контактов переключателей, соединенных с соответствующими шинами питания, сдвиговый регистры 20 и 22 – на типовых сдвиговый регистрах, имеющихся в составе серий микросхем, с последовательным вводом и параллельным выводом информации (типа 564ИР2, 564ИР6), а схемы сравнения 21 и 24 – на базе типовых схемах сравнения двух двоичных чисел, имеющихся в составе серий микросхем. В рассматриваемом случае, когда обе части входного кода имеют по четыре разряда, в качестве схемы сравнения 21 могут быть использованы цифровые компараторы типа 564ИП2, а схема сравнения 24, формирующая импульсные сигналы о равенстве (“А=В”) и неравенстве (“АВ”) сравниваемых кодов, может быть выполнена по схеме фиг.5 на указанного типа цифровом компараторе 25, инверторе 26 и элементе И27. При большем количестве разрядов сравниваемых кодов могут быть использованы несколько схем сравнения указанного типа с задействованием их входов расширения “А=В”, “А<В”, “А>В”.

Реле 4 времени предназначено для формирования стробирующего сигнала (которым определяется длительность сигналов на первом и втором выходах БПСК 3, на выходе БПКР 5 и на выходной шине 12 устройства) и короткого импульсного сигнала по срезу стробирующего сигнала для установки в исходное (нулевое) состояние последовательностных функциональных элементов коммутатора 1 и блоков 2, 3 приема и сравнения кодов. При представленном на фиг.2 варианте реализации коммутатора 1 реле 4 времени может быть выполнен по схеме фиг.6 на базе инвертора 28, триггера Шмита 29 и интегрирующей времязадающей цепи, выполненной на резисторе 30 и конденсаторе 31. Если на вход реле 4 времени с третьего выхода коммутатора 1 подавать (после поступления восьмого тактового импульса) постоянный сигнал, то есть перепад напряжения, то блок 4 реле по перепаду этого напряжения должен формировать импульсный сигнал нужной длительности, а затем по срезу последнего – короткий импульс сброса. Это может быть реализовано по типовой схеме на двух одновибраторах микросхемы типа 564АГ1.

БПКР 5 предназначен для распознавания подаваемого извне кода разблокировки устройства и приведения последнего в исходное состояние после блокировки. Выполнен в виде дешифратора (многовходового элемента И), входы которого соединены с прямыми или инверсными выходами разрядов сдвиговых регистров 20 и 22 БПСК 2 и БПСК 3. Может содержать ПЗУ кода разблокировки и быть выполнен в виде схемы сравнения двух параллельных двоичных кодов.

Счетчик 9 предназначен для счета количества несовпадений входного и эталонного кодов замка в целом и выдачи сигнала для блокировки устройства, если это количество превысит заданное. В качестве счетчика 9 может быть использован любой тип счетчика, выходным сигналом этого счетчика может быть, в зависимости от допустимого количества неудачных попыток открыть замок, факт переключения триггера его старшего разряда или сигнал с выхода дешифратора соответствующего состояния счетчика. В последнем случае в качестве счетчика 9 могут быть использованы счетчики с встроенными дешифраторами его состояний (типа 564ИЕ9).

Устройство управления электронного замка (см.фиг.1) работает следующим образом.

В исходном состоянии на входных шинах 10, 11 и на выходной шине 12 поддерживается уровень логического нуля, а на выходе счетчика 9 и, следовательно, на выходной шине 13, на втором входе элемента И6 и на третьем входе элемента И7 – уровень логической единицы. На входах и выходах всех остальных функциональных блоков устройства поддерживается уровень логического нуля. В такое исходное состояние устройство первоначально устанавливается при включении питания (схема начальной установки на фиг.1 не показана), а в процессе работы – в конце каждого цикла работы. Указанное исходное состояние устройства сохраняется до момента поступления в него входного кода.

Следует отметить, что символы “1” и “0” разрядов входного кода поступают в устройство по входной шине 10, тактовые импульсы – по входной шине 11. При этом символ “1” представляет собой импульс с уровнем логической единицы, а при символе “0” на выходной шине 10 сохраняется уровень логического нуля. Тактовые импульсы представляют собой импульсы с уровнем логической единицы, “сопровождают” каждый из символов “1” и “0” входного кода и подаются в устройство одновременно с символами разрядов входного кода или с определенной задержкой относительно фронтов символов “1” входного кода (если задержка в коммутаторе 1 недостаточна для нормальной работы сдвигающих регистров 20 и 22 БПСК 2 и БПСК 3).

Рассмотрим работу устройства на примере его конкретной несложной реализации. Предположим, что входной двоичный последовательный код имеет восемь разрядов, в БПСК 2 записываются и там сравниваются с соответствующим эталонным кодом символы “1” и “0” первых четырех разрядов входного кода, в БПСК 3 символы “1” и “0” остальных разрядов входного кода, счетчик 14 коммутатора 1 переключается по срезу тактовых импульсов, запись информации в сдвигающие регистры 20 и 22 БПСК 2 и БПСК 3 производится по фронту тактовых импульсов, а счетчик 9 переключается по фронту импульсов на счетном входе. Предположим также, что входным кодом является код – 10101001 и ввод кода в устройство начинается с символа “1” справа (символа первого разряда).

Символ “1” первого разряда входного кода по входной шине 10 поступает на информационные входы БПСК 2 и БПСК 3, первый тактовый импульс по входной шине 11 поступает на первый вход коммутатора 1 и через элемент И16 (см.фиг.2) проходит на его первый выход, так как в исходном состоянии счетчика 14 на другом входе элемента И16 присутствует “разрешение” (уровень логической единицы) с инверсного выхода RS-триггера 15. С первого выхода коммутатора 1 первый тактовый импульс поступает на второй (тактовый) вход БПСК 2 (см. фиг.3), в результате символ “1” первого разряда входного кода записывается в первый разряд сдвигающего регистра 20 БПСК 2. По срезу первого тактового импульса счетчик 14 коммутатора 1 переключается в следующее (второе) свое состояние, при этом на его выходе “0” устанавливается уровень логического нуля, на выходе “1” – логической единицы, исходное состояние RS-триггера 15 сохраняется, так как для его управления используется сигнал только с выхода “4” счетчика 14.

При поступлении символа “0” второго разряда входного кода и соответствующего (второго) тактового импульса последний также проходит через элемент И16 коммутатора 1 на его первый выход. Поэтому и символ “0” второго разряда входного кода записывается в первый разряд сдвигающего регистра 20 БПСК 2, при этом имеющийся там символ “1” первого разряда входного кода переписывается во второй разряд этого сдвигающего регистра. По срезу второго тактового импульса счетчик 14 коммутатора 1 переключается в следующее (третье) свое состояние, при этом на его выходе “1” восстанавливается исходный уровень логического нуля, а на выходе “2” появляется уровень логической единицы. Но это также не приводит к изменению исходного состояния RS-триггера 15, поэтому еще два тактовых импульса, поступающие на вход коммутатора и соответствующие символам “0” и “1” третьего и четвертого разрядов входного кода, также записываются в сдвигающий регистр 20 БПСК 2. В результате после четвертого тактового импульса в сдвигающем регистре 20 БПСК 2 оказывается записанным код 1001 – первая половина входного кода. При этом, если этот код будет равен эталонному коду, хранящемуся в ПЗУ 19 (см. фиг.3), то есть первая часть входного кода введена в устройство правильно, на выходе схемы сравнения 21 и, следовательно, на выходе БПСК 2 появляется уровень логической единицы, который поступает на первый вход элемента И7. Этот сигнал в дальнейшем сохраняется до завершения ввода символов всех разрядов входного кода и формирования общего результата сравнения кодов.

По срезу четвертого тактового импульса счетчик 14 коммутатора 1 переключается в следующее (пятое) свое состояние, при этом уровень логической единицы появляется на его выходе “4”, что приводит к переключению RS-триггера 15 в единичное состояние. В результате после записи символов первых четырех разрядов входного кода в сдвиговый регистр 20 БПСК 2 элемент И16 коммутатора 1 закрывается и открывается элемент И17. Это означает, что поступающие тактовые импульсы через третий выход коммутатора 1 поступят на тактовый вход БПСК 3 и символы последующих четырех разрядов входного кода будут записаны в сдвигающий регистр 22 (см.фиг.4) БПСКЗ. Следовательно, после восьмого тактового импульса в этом сдвигающем регистре оказывается записанным код 0101.

Восьмой тактовый импульс в коммутаторе 1 приходит также через элемент И18 на его второй выход. Далее этот тактовый импульс поступает на вход реле 4 времени (см.фиг.6) и через его второй выход подается в качестве стробирующего сигнала на четвертый вход БПСК 3. И если вторая часть входного кода, записанная в сдвиговый регистр 22 БПСК 3 (см.фиг.4), равна эталонному коду, хранящемуся в ПЗУ 23, то на первом выходе схемы сравнения 24 и, следовательно, на первом выходе БПСК 3 на время действия восьмого тактового импульса появляется уровень логической единицы, свидетельствующий о равенстве этих сравниваемых кодов, который поступает на второй вход элемента И7. А так как на первом входе элемента И7 в это время присутствует постоянный уровень логической единицы с выхода БПСК 2, свидетельствующий о том, что первая часть входного кода была введена правильно, на третьем входе – также уровень логической единицы с выхода счетчика 9, свидетельствующий об отсутствии блокировки, то на выходе элемента И7 появляется импульсный сигнал с уровнем логической единицы, свидетельствующий о правильном вводе обеих частей входного кода. Этот сигнал далее поступает на выходную шину 12 устройства и используется для задействования исполнительного механизма замка. Этот сигнал поступает также на первый вход элемента И6 и, проходя через него на первый вход сброса счетчика 9, подтверждает его исходное состояние.

В реле 4 времени (см.фиг.6) по срезу восьмого тактового импульса формируется короткий импульс сброса, который с его первого выхода поступает на входы сброса счетчика 14 и RS-триггера 15 коммутатора 1 и сдвиговых регистров 20 и 22 БПСК 2 и БПСК 3, устанавливая их в исходные состояния. При этом снимается выходной сигнал в выходной шине 12 устройства. После этого устройство снова готово к приему входного кода.

Если при вводе символов первых четырех разрядов входного кода была допущена ошибка, то при поступлении на второй вход элемента И7 сигнала с первого выхода БПСК 3, свидетельствующего о совпадении второй части входного кода с соответствующим эталонным кодом, на первом входе элемента И7 будет присутствовать исходный уровень логического нуля. Поэтому на выходе элемента И7 сохранится исходный уровень логического нуля, то есть сигнала, выдаваемого на выходную шину 12 на задействование исполнительного механизма, не будет.

Если же при введении входного кода ошибка будет допущена при вводе разрядов второй части кода, то по опросному сигналу с второго выхода реле 4 времени сигнал с уровнем логической единицы появится на втором выходе БПСК 3 и поступит на второй вход элемента И8. И если в это время на первом входе элемента И8 будет присутствовать уровень логической единицы, свидетельствующий о правильном вводе первой части входного кода, то на его выходе появится импульсный сигнал с уровнем логической единицы, который будет свидетельствовать о допущенной при вводе входного кода (точнее второй части кода) ошибке и зафиксируется счетчиком 9. И если при последующих повторных вводах входного кода также будут допущены ошибки при вводе их второй части, то все они зафиксируются счетчиком 9. В том случае, если таких неудачных попыток правильного ввода входного кода (или подбора кода) будет больше допустимого, на выходе счетчика 9 появляется сигнал с уровнем логического нуля, который поступает на выходную шину 13 устройства (и может быть использован для звуковой и световой тревожной сигнализации), на второй вход элемента И6, на третьи входы элементов И7, И8 и блокирует эти элементы. Это приводит к тому, что в дальнейшем при попытках ввода в устройство входного кода, в том числе и при правильном его вводе, устройством не будет сформирован выходной сигнал для задействования исполнительного механизма, и счетчик 9 в исходное состояние уже ничем не может быть установлен, кроме подачи кода разблокировки.

Следует здесь отметить, что когда количество ошибок при вводе входного кода еще не превышает допустимого количества, при первом же правильном вводе кода устройство формирует выходной сигнал для задействования исполнительного механизма, счетчик 9 устанавливается в исходное состояние и устройство снова готово к приему входного кода.

Для разблокировки заблокированного устройства на входные шины 10, 11 подаются соответственно код разблокировки и тактовые импульсы. Код разблокировки аналогично записывается в сдвигающие регистры 20 и 22 БПСК 2 и БПСК 3, с прямых или инверсных выходов соответствующих разрядов этих сдвиговых регистров разблокирующий код поступает на входы БПКР 5, где по стробирующему сигналу дешифрируется. Если код разблокировки введен в устройство правильно, то на выходе БПКР5 появляется импульсный сигнал с уровнем логической единицы, который поступает на второй вход сброса счетчика 9 и устанавливает его в исходное состояние. После этого устройство снова готово к приему входного кода.

Таким образом, устройство только при правильном вводе обеих частей входного кода формирует выходной сигнал для задействования исполнительного механизма, оно фиксирует и считает количество ошибок при вводе входного кода (неудачных попыток подбора кода) только при условии правильного ввода символов разрядов первой части входного кода. Ошибки, допущенные при вводе первой части входного кода или при вводе как первой, так и второй частей входного кода устройством не учитываются. При этом в случае допущения ошибок при вводе любой части входного кода устройством выходной сигнал для задействования исполнительного механизма не формируется.

Из описания устройства управления электронного замка видно, что оно обладает всеми функциональными возможностями прототипа, но имеет в отличие от него и защиту от целенаправленной быстрой блокировки посторонними лицами. Это достигнуто тем, что устройство для блокировки учитывает не любую допущенную при вводе кода ошибку, а только те, которые допущены в процессе ввода второй части кода и при условии правильного ввода первой части кода. Следовательно, для целенаправленной блокировки устройства сначала необходимо ввести (притом правильно ввести) символы всех разрядов первой части кода, затем – символы всех разрядов второй части кода, ошибки при вводе которой будут учитываться для блокировки, то есть для целенаправленной блокировки также нужно определенное время, которое пропорционально увеличивается как при увеличении общего количества разрядов входного кода, так и при увеличении разрядов в первой части кода, которая вводится в сдвиговый регистр 20 БПСК 2. Увеличению общего времени для блокировки устройства способствует также и длительность стробирующего сигнала, формируемого реле 4 времени.

В целях подтверждения осуществимости заявленного объекта и достигнутого технического результата был собран и испытан макет заявляемого устройства управления электронного замка для восьмиразрядного входного кода. Макет был реализован на базе функциональных элементов и устройств интегральных микросхем серии 564. Проведенные испытания показали работоспособность заявляемого устройства управления электронного замка и подтвердили его практическую ценность.

Формула изобретения

Устройство управления электронного замка, содержащее коммутатор, два блока приема и сравнения кодов, реле времени, блок приема кода разблокировки, два элемента И, счетчик, первым входом сброса подключенный к выходу первого элемента И, две входные шины, первая из которых соединена с первым входом первого блока приема и сравнения кодов, второй вход которого подключен к первому выходу коммутатора, третий вход соединен с первым входом второго блока приема и сравнения кодов и подключен к первому выходу реле времени, входом подключенного к второму выходу коммутатора, и две выходные шины, отличающееся тем, что в него введен третий элемент И, во второй элемент И введен третий вход, в коммутатор – третий выход, в первый блок приема и сравнения кодов введена группа выходов, во второй блок приема и сравнения кодов введены третий, четвертый входы, второй выход и группа выходов, в блок приема кода разблокировки – две группы входов, причем вход коммутатора соединен с второй входной шиной устройства, третий выход – с вторым входом второго блока приема и сравнения кодов, третьим входом соединенного с первой входной шиной устройства, второй выход реле времени соединен с четвертым входом второго блока приема и сравнения кодов и со входом блока приема кода разблокировки, первая и вторая группы входов которого подключены к соответствующим выходам соответственно первого и второго блоков приема и сравнения кодов, выход второго элемента И соединен с первой выходной шиной устройства и первым входом первого элемента И, первый вход – с выходом первого блока приема и сравнения кодов и с первым входом третьего элемента И, второй вход – с первым выходом второго блока приема и сравнения кодов, вторым выходом соединенного со вторым входом третьего элемента И, выход которого соединен со счетным входом счетчика, второй вход сброса которого соединен с выходом блока приема кода разблокировки, выход соединен со вторым входом первого элемента И, третьими входами второго и третьего элементов И и второй выходной шиной устройства.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6


MM4A – Досрочное прекращение действия патента СССР или патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 21.01.2007

Извещение опубликовано: 20.06.2008 БИ: 17/2008


Categories: BD_2239000-2239999