Патент на изобретение №2227923

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2227923 (13) C1
(51) МПК 7
G01T1/17, G01T3/00
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 09.03.2011 – действует

(21), (22) Заявка: 2003111734/282003111734/28, 23.04.2003

(24) Дата начала отсчета срока действия патента:

23.04.2003

(45) Опубликовано: 27.04.2004

(56) Список документов, цитированных в отчете о
поиске:
RU 2084000 C1, 10.07.1997. SU 730108 А, 07.09.1988. US 3760183 А, 18.09.1973. ЕР 0994367 A1, 19.04.2000.

Адрес для переписки:

119146, Москва, Комсомольский пр., 38/16-16, М.С. Вольбергу

(72) Автор(ы):

Алферов В.П.,
Вольберг М.С.,
Дмитриев А.Б.,
Кудрявцев А.В.,
Мохноножкин Б.Е.,
Федоров В.А.,
Яковлев К.И.

(73) Патентообладатель(и):

Алферов Владимир Петрович,
Вольберг Марк Соломонович,
Дмитриев Александр Борисович,
Кудрявцев Александр Витальевич,
Мохноножкин Борис Евгеньевич,
Федоров Владимир Алексеевич,
Яковлев Кирилл Иванович

(54) УСТРОЙСТВО ДЕТЕКТИРОВАНИЯ ШИРОКОДИАПАЗОННЫХ КАНАЛОВ КОНТРОЛЯ НЕЙТРОННОГО ПОТОКА

(57) Реферат:

Использование: для контроля плотности потока нейтронов в ядерных реакторах. Сущность: устройство содержит ионизационные камеры деления, усилители, источник высокого напряжения, линейные амплитудные дискриминаторы, логарифмические преобразователи импульсных и средних токов, блок микроконтроллера, содержащий электронный коммутатор, аналого-цифровой преобразователь, цифровой сигнальный процессор, запоминающее устройство, приемопередатчик, первый и второй цифроаналоговые преобразователи. Технический результат – повышение надежности устройства и точности измерений. 3 ил.

Текст описания в факсимильном виде (см. графическую часть).

Формула изобретения

Устройство детектирования широкодиапазонных каналов контроля нейтронного потока, содержащее ионизационные камеры деления, усилители, источник высокого напряжения, ионизационная камера деления соединена с выходом источника высокого напряжения и со входом усилителя, отличающееся тем, что в него введены линейные амплитудные дискриминаторы, логарифмические преобразователи импульсных и средних токов, блок микроконтроллера, содержащий электронный коммутатор, аналого-цифровой преобразователь, цифровой сигнальный процессор, запоминающее устройство, приемопередатчик, первый и второй цифроаналоговые преобразователи, при этом входы электронного коммутатора соединены с выходами логарифмических преобразователей импульсного и среднего тока, а его выход соединен со входом аналого-цифрового преобразователя, выход которого подключен к цифровому сигнальному процессору, цифровой сигнальный процессор связан с запоминающим устройством и приемопередатчиком, выходы которого являются выходами устройства, а также со входом первого цифроаналогового преобразователя, выход которого подключен ко входам задания порога линейных амплитудных дискриминаторов, и со входом второго цифроаналогового преобразователя, выход которого соединен со входом управления источника высокого напряжения, выход усилителя соединен со входом линейного амплитудного дискриминатора, выход линейного амплитудного дискриминатора связан со входом логарифмического преобразователя импульсного тока, а вход логарифмического преобразователя среднего тока соединен со входом усилителя.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8, Рисунок 9, Рисунок 10, Рисунок 11, Рисунок 12

Categories: BD_2227000-2227999