Патент на изобретение №2223543

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2223543 (13) C2
(51) МПК 7
G06G7/20, G06F17/17, G06F17/18
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 09.03.2011 – прекратил действие

(21), (22) Заявка: 2002104766/09, 22.02.2002

(24) Дата начала отсчета срока действия патента:

22.02.2002

(43) Дата публикации заявки: 27.08.2003

(45) Опубликовано: 10.02.2004

(56) Список документов, цитированных в отчете о
поиске:
RU 2173856 C1, 20.09.2001. RU 2025774 C1, 30.12.1994. SU 1656555 A1, 15.06.1991. SU 1640710 A1, 07.04.1991. SU 1742831 A1, 23.06.1992. SU 1341652 A1, 30.09.1987. US 5594676 А, 14.01.1997. US 6260053 А, 10.07.2001. GB 2356506 А, 23.05.2001.

Адрес для переписки:

344069, г.Ростов-на-Дону, ул. Авиамоторная, 28/1, кв.92, Д.А. Безуглову

(72) Автор(ы):

Безуглов Д.А.,
Поморцев П.М.,
Ильин В.Г.,
Поморцев С.М.,
Донченко А.А.,
Михайлов А.В.

(73) Патентообладатель(и):

Безуглов Дмитрий Анатольевич,
Поморцев Павел Михайлович,
Ильин Виктор Григорьевич

(54) УСТРОЙСТВО ОЦЕНКИ ДЕЙСТВИТЕЛЬНОГО ЗНАЧЕНИЯ ЕДИНИЦЫ ФИЗИЧЕСКОЙ ВЕЛИЧИНЫ АНАЛОГОВОГО ГРУППОВОГО ЭТАЛОНА

(57) Реферат:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в метрологии при создании аналоговых групповых эталонов. Техническим результатом является улучшение точности оценки действительного значения единицы физической величины аналогового группового эталона и формирование на выходе устройства оценки действительного значения единицы физической величины, получаемой по методу максимального правдоподобия с учетом действительного значения единицы физической величины аналогового группового эталона в предшествующий момент времени. Технический результат достигается за счет того, что устройство содержит регистры, делители, степенные преобразователи, умножители, сумматоры, квадраторы, инверторы, блок компараторов и блок формирования. 9 ил., 8 табл.

Текст описания в факсимильном виде (см. графическую часть)с

Формула изобретения

Устройство оценки действительного значения единицы физической величины аналогового группового эталона, содержащее регистр, отличающееся тем, что в него дополнительно введены 3n+3 сумматоров, 4n+2 регистров, 3n+1 умножителей, n квадраторов, 2n+1 делителей, n степенных преобразователей, на выходе которых формируются сигналы, соответствующие квадратному корню сигналов, поступивших на их вход, n+1 инверторов, блок компараторов и блок формирования, причем выходы первых регистров соединены с первыми входами первых делителей соответственно, вторые входы которых соединены с выходом второго регистра, а выходы – со входами степенных преобразователей соответственно, выходы которых соединены с первыми входами первых умножителей соответственно, вторые входы которых соединены с выходами третьих регистров соответственно, а выходы – с входами первого сумматора соответственно, выход которого соединен со входом первого инвертора, выход которого соединен с n-ым входом второго сумматора и со вторыми входами третьих сумматоров, выходы которых соединены с первыми входами с первого по n-1-й вторых умножителей соответственно, а первые входы – с выходами блока формирования соответственно и с первого по n-1-й входы второго сумматора, выход которого соединен с первым входом n-го из вторых умножителей, вторые входы вторых умножителей соединены с выходом четвертого регистра, а выходы – со входами вторых инверторов, выходы которых соединены со вторыми входами седьмых сумматоров соответственно и первыми входами четвертых сумматоров соответственно, вторые входы которых соединены с выходами пятых регистров соответственно, а выходы – с первыми входами третьих умножителей соответственно, выходы которых соединены с входами пятого сумматора, выход которого соединен с первым входом второго делителя, второй вход которого соединен с выходом шестого сумматора, входы которого соединены со вторыми входами третьих умножителей соответственно и выходами третьих делителей соответственно, вторые входы которых соединены с выходом четвертого умножителя, входы которого соединены с первыми входами третьих делителей соответственно и выходами квадраторов соответственно, входы которых соединены соответственно с выходами седьмых сумматоров, первые входы которых соединены с выходами шестых регистров соответственно, входы блока формирования соединены с выходами блока компараторов соответственно, входы которого являются входами устройства, выход второго делителя является выходом заявляемого устройства, при этом выходные сигналы блока компараторов i(j), ii(j)=Xj-Xi, где – Xi,j – значения единицы физической величины i, j-го хранителя аналогового группового эталона, поступающие на входы устройства ii, формируются в соответствии с выражением

при количестве хранителей аналогового группового эталона от трех до шести

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8, Рисунок 9, Рисунок 10, Рисунок 11, Рисунок 12, Рисунок 13, Рисунок 14, Рисунок 15, Рисунок 16, Рисунок 17, Рисунок 18, Рисунок 19, Рисунок 20, Рисунок 21, Рисунок 22, Рисунок 23, Рисунок 24, Рисунок 25, Рисунок 26, Рисунок 27, Рисунок 28, Рисунок 29, Рисунок 30, Рисунок 31, Рисунок 32, Рисунок 33, Рисунок 34, Рисунок 35, Рисунок 36, Рисунок 37, Рисунок 38, Рисунок 39, Рисунок 40, Рисунок 41, Рисунок 42, Рисунок 43, Рисунок 44, Рисунок 45, Рисунок 46, Рисунок 47


MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 23.02.2004

Извещение опубликовано: 20.05.2006 БИ: 14/2006



;>,>

Categories: BD_2223000-2223999