Патент на изобретение №2222025
|
||||||||||||||||||||||||||
(54) УСТРОЙСТВО И СПОСОБ ПРЕОБРАЗОВАНИЯ ПОТОКА НОСИТЕЛЕЙ ЗАРЯДА В ЧАСТОТНЫЙ СИГНАЛ
(57) Реферат: Использование: для преобразования потока заряда в сигнал частоты. Технический результат заключается в обеспечении точного, быстрого и надежного измерения заряда. Устройство включает две параллельно включенные схемные ветви (Z, Z’), которые поочередно загружаются потоком носителей заряда и в каждой из которых последовательно включены переключательный элемент (40, 40′), интегратор (10, 10′) и компаратор (30, 30′), причем переключательные элементы (40, 40′) служат для подачи потока носителей заряда к одной из двух схемных ветвей (Z, Z’). Интегратор (10, 10′) в схемной ветви (Z, Z’), к которой подается поток носителей заряда, служит для интегрирования потока носителей заряда и выполнен с возможностью возврата в исходное состояние, а компаратор (30, 30′) рассчитан на выдачу сигнала в случае совпадения интегрированного значения потока носителей заряда с заданным пороговым значением. 4 с. и 22 з.п.ф-лы, 6 ил. Настоящее изобретение относится к устройству и способу преобразования потока носителей заряда в частотный сигнал. Подобного рода устройство, известное также под названием преобразователя заряд – частота, представляет собой электронную схему, служащую для измерения потока электрических зарядов. Известна электронная схема преобразователя заряд – частота с последовательно включенными интегратором и компаратором. На вход схемы подается электрический заряд, который затем интегрируется интегратором. Последний подает к усилителю сигнал напряжения, соответствующий интегралу подаваемого заряда. В компараторе интегрированный сигнал напряжения сравнивается с заданной опорной величиной заряда. По достижении сигналом опорной величины компаратор выдает импульс на выход схемы. Затем интегратор возвращается в исходное состояние и цикл интегрирования и сравнения повторяется. Таким образом на выходе схемы возникает серия импульсов во времени, мгновенная частота которых является мерой подаваемого в единицу времени количества электрических зарядов, т.е. потока носителей заряда. Недостаток известной схемы состоит в том, что интегратор в течение процесса возврата в исходное состояние не может работать, т.е. возникает “мертвое время”, в течение которого нельзя измерить поток носителей заряда. Из этого следует, что в таких критичных относительно времени процессах измерения, при которых подаваемое количество носителей заряда быстро меняется и требует быстрого обнаружения, вследствие возврата интегратора в исходное состояние теряется много времени. Это в свою очередь может привести к неточным результатам измерения, которые недопустимы, в частности, тогда, когда требуется высокая степень надежности измерения, как, например, при лечении ионным излучением больных. Итак, задачей настоящего изобретения является создание устройства и способа преобразования потока носителей заряда в частотный сигнал, обеспечивающих точное, быстрое и надежное измерение заряда. Эта задача решается с помощью устройства, имеющего признаки в соответствии с пп.1 и 14, и способа, имеющего признаки в соответствии с пп.8 и 21 формулы изобретения. Предпочтительные варианты выполнения настоящего изобретения определены в дополнительных пунктах формулы изобретения. Предлагаемые устройство и способ имеют ряд преимуществ. Наличие двух параллельно включенных схемных ветвей позволяет продолжить процесс измерения потока носителей заряда во второй ветви, когда в первой ветви поток носителей заряда достигнет заданного порогового значения и возникнет необходимость возврата интегратора этой ветви в исходное состояние, и наоборот. Благодаря этому в ходе измерения потока носителей заряда не возникает “мертвого времени”, вызываемого возвратом интегратора в исходное состояние. Предусматривая разные значения порогового напряжения для каждого из компараторов в отдельности, получают схему с расширенным диапазоном измерения. Если переключение с одной ветви на другую производится реже, удается свести к минимуму периоды времени, уходящие на переключение, и “мертвые времена”. Далее, подключением второй ветви в момент, когда в первой ветви еще осуществляется измерение потока носителей заряда, можно исключить время переключения, оставшееся в момент перехода с одной ветви на другую. В результате получают устройство и способ, позволяющие вести измерение потока носителей заряда непрерывно, т.е. без “мертвых времен”. Кроме того, схема построена из доступных в торговле компонентов, т.е. ее можно изготовить экономически выгодным образом, и ее проектные свойства удается воспроизвести надежным образом в масштабах крупносерийного производства. Настоящее изобретение иллюстрируется чертежами: Фиг. 1 – блок-схема преобразователя заряд – частота согласно первому варианту выполнения изобретения, Фиг. 2А, Б – блок-схема преобразователя заряд – частота согласно второму варианту выполнения изобретения, Фиг. 3 – схема аналоговой части преобразователя заряд – частота согласно второму варианту выполнения изобретения, Фиг. 4 – схема цифровой части и генератора пороговых напряжений преобразователя заряд – частота согласно второму варианту выполнения изобретения, Фиг. 5 – диаграмма характеристики преобразователя заряд – частота согласно второму варианту выполнения изобретения, Фиг. 6 – блок-схема конкретного назначения предлагаемого преобразователя заряд – частота. На Фиг. 1 показана блок-схема преобразователя заряд – частота согласно первому варианту выполнения изобретения, иллюстрирующая компоновку преобразователя. Преобразователь в основном состоит из двух параллельно включенных схемных ветвей Z и Z’ (называемых также группами единичных импульсов), имеющих одинаковую структуру. Ветви Z и Z’ в двухтактном режиме соединяются со входом 1 или отключаются от него переключательными элементами 40 и 40′ соответственно. Каждая ветвь включает интегратор 10, 10′, служащий для интегрирования потока носителей заряда, подаваемого через замкнутый в данный момент переключательный элемент 40 или 40′, и для выделения соответствующего интегралу сигнала напряжения. Выход интегратора связан с усилителем 20, 20′. Сигнал напряжения подается к компаратору 30, 30′. Ко второму входу компаратора 30, 30′ приложен сигнал порогового напряжения, служащий в качестве сравнительного сигнала. Сигнал порогового напряжения представляет собой сигнал постоянного напряжения, величина которого устанавливается делителем напряжения. Выходы двух компараторов 30, 30′ через сумматор 4 связаны с D-триггером 3, с помощью которого интегратор 10 или 10′ через звено задержки 15, 15′ возвращается в исходное состояние и запускаются переключательные элементы 40, 40′. Каждый из двух инверсных выходов Q, ![]() ![]() Формула изобретения 1. Устройство преобразования потока носителей заряда в частотный сигнал, содержащее две параллельно включенные схемные ветви (Z и Z’), которые поочередно загружаются потоком носителей заряда и в каждой из которых последовательно включены переключательный элемент (40; 40’), интегратор (10; 10’) и компаратор (30; 30’), причем переключательные элементы (40; 40’) служат для загрузки одной из двух схемных ветвей (Z, Z’), интегратор (10; 10’) в загруженной схемной ветви (Z; Z’) служит для интегрирования потока носителей заряда и выполнен с возможностью возврата в исходное состояние, а компаратор (30; 30’) рассчитан на выдачу сигнала в случае совпадения интегрированного значения потока носителей заряда с заданным пороговым значением. 2. Устройство по п.1, отличающееся тем, что оно включает исполнительные органы (3, 15, 16; 3’, 15’, 16’) для возврата интеграторов (10; 10’) в исходное состояние и для управления переключательными элементами (40; 40’) в случае совпадения интегрированного значения потока заряда с заданным пороговым значением. 3. Устройство по п.1 или 2, отличающееся тем, что в каждой схемной ветви после переключательного элемента (40; 40’) и интегратора (10; 10’) включен усилитель (20; 20’). 4. Устройство по одному из пп.1-3, отличающееся тем, что сигнал, выдаваемый в каждом случае, представляет собой отдельный импульс. 5. Устройство по одному из пп.1-4, отличающееся тем, что поток носителей заряда является мерой обнаруженного количества ионов. 6. Устройство по одному из пп.2-5, отличающееся тем, что каждая из схемных ветвей (Z; Z’) включает схемные компоненты (50, 60; 50’, 60’) для циклического выбора сигнала порогового значения из ряда сигналов порогового значения и заданного сигнала порогового значения, причем в случае совпадения интегрированного значения потока носителей заряда с выбранным сигналом порогового значения в загруженной ветви (Z; Z’) компаратор (30; 30’) выдает сигнал и из указанного ряда сигналов выбирается следующий по циклу сигнал порогового значения. 7. Устройство по п.6, отличающееся тем, что сигналы порогового значения по величине расположены в возрастающем порядке и смежные сигналы порогового значения отличаются друг от друга постоянной разностью. 8. Способ преобразования потока носителей заряда в частотный сигнал, включающий циклическое повторение стадий: загрузки одной из двух схемных ветвей потоком носителей заряда, интегрирования потока носителей заряда в загруженной ветви, сравнения интегрированного значения потока носителей заряда с заданным пороговым значением, а в случае совпадения интегрированного значения потока носителей заряда с заданным пороговым значением выдачи выходного сигнала, возврата интегратора в загруженной ветви в исходное состояние и загрузки потоком носителей заряда другой схемной ветви. 9. Способ по п.8, отличающийся тем, что интегрированное значение потока носителей заряда усиливается по напряжению. 10. Способ по п.8 или 9, отличающийся тем, что сигнал, выдаваемый в каждом случае, представляет собой отдельный импульс. 11. Способ по одному из пп.8-10, отличающийся тем, что поток носителей заряда является мерой обнаруженного количества ионов. 12. Способ по одному из пп.8-11, отличающийся тем, что в загруженной схемной ветви из ряда разных сигналов порогового значения и заданного порогового значения циклически выбирается сигнал порогового значения и в случае совпадения интегрированного значения потока носителей заряда с выбранным сигналом порогового значения в загруженной ветви выдается сигнал и из указанного ряда сигналов выбирается следующий по циклу сигнал порогового значения. 13. Способ по п.12, отличающийся тем, что сигналы порогового значения по величине расположены в возрастающем порядке и смежные сигналы порогового значения отличаются друг от друга постоянной разностью. 14. Устройство преобразования потока носителей заряда в частотный сигнал, содержащее две параллельно включенные схемные ветви (Z и Z’), которые загружаются потоком носителей заряда и в каждой из которых последовательно включены переключательный элемент (40, 40’), интегратор (10; 10’) и компаратор (30; 30”), а также предусмотрены схемные компоненты (50, 60; 50’, 60’) для циклического выбора сигнала порогового значения из ряда заданных сигналов порогового значения, причем каждый из переключательных элементов (40; 40’) служит для загрузки потоком носителей заряда соответствующей схемной ветви (Z, Z’), каждый интегратор (10; 10’) служит для интегрирования потока носителей заряда и выполнен с возможностью возврата в исходное состояние, а компаратор (30; 30’) рассчитан на выдачу сигнала в случае совпадения интегрированного значения потока носителей заряда с заданным пороговым значением, причем в ветви (Z; Z’), которая загружена потоком носителей заряда, в случае совпадения интегрированного значения потока носителей заряда с сигналом порогового значения соответствующий компаратор (30; 30’) выдает сигнал и в схемных компонентах (50, 60; 50’, 60’) выбирается следующий по циклу сигнал порогового значения, причем, когда в ветви (10; 10’) достигнут первый заданный пороговый сигнал из ряда сигналов порогового значения, замыкается переключательный элемент в другой ветви (10’; 10), а когда в первой ветви (10; 10’) достигнут второй заданный пороговый сигнал из ряда сигналов порогового значения, запирается соответствующий переключательный элемент и соответствующий интегратор возвращается в исходное состояние. 15. Устройство по п.14, отличающееся тем, что в каждой ветви после переключательного элемента (40; 40’) и интегратора (10; 10’) включен усилитель (20; 20’). 16. Устройство по п.14 или 15, отличающееся тем, что сигнал, выдаваемый в каждом случае, представляет собой отдельный импульс. 17. Устройство по одному из пп.14-16, отличающееся тем, что поток носителей заряда является мерой обнаруженного количества ионов. 18. Устройство по одному из пп.14-17, отличающееся тем, что сигналы порогового значения по величине расположены в возрастающем порядке и смежные сигналы порогового значения отличаются друг от друга постоянной разностью. 19. Устройство по п.18, отличающееся тем, что первый заданный сигнал порогового значения представляет собой второй по величине сигнал ряда сигналов, а второй заданный сигнал порогового значения по величине самый большой сигнал ряда сигналов. 20. Устройство по одному из пп.14-19, отличающееся тем, что оно включает исполнительные органы (3, 15, 16; 3’, 15’, 16’) для возврата интеграторов (10; 10’) в исходное состояние и для запуска переключательных элементов (40; 40’) в случае совпадения интегрированного значения потока носителей заряда со вторым заданным сигналом порогового значения. 21. Способ преобразования потока носителей заряда в частотный сигнал, включающий циклическое повторение стадий загрузки одной из двух схемных ветвей потоком носителей заряда, интегрирования потока носителей заряда в загруженной ветви, сравнения интегрированного значения потока носителей заряда с заданным пороговым значением и в случае совпадения интегрированного значения потока носителей заряда в загруженной ветви с пороговым значением выдачи выходного сигнала и выбора следующего по циклу сигнала порогового значения из ряда сигналов, причем в случае совпадения интегрированного значения потока носителей заряда в указанной загруженной ветви с первым заданным пороговым значением проводят загрузку потоком носителей заряда и другой ветви, а в случае совпадения интегрированного значения потока носителей заряда в указанной загруженной ветви со вторым заданным пороговым значением проводят отделение этой ветви от потока заряда. 22. Способ по п.21, отличающийся тем, что интегрированное значение потока носителей заряда усиливается по напряжению. 23. Способ по п.21 или 22, отличающийся тем, что выдаваемый в каждом случае сигнал представляет собой отдельный импульс. 24. Способ по одному из пп.21-23, отличающийся тем, что поток носителей заряда является мерой обнаружения количества ионов. 25. Способ по одному из пп.21-24, отличающийся тем, что сигналы порогового значения по величине расположены в возрастающем порядке и смежные сигналы порогового значения отличаются друг от друга постоянной разностью. 26. Способ по п.25, отличающийся тем, что первый заданный сигнал порогового значения представляет собой второй по величине сигнал ряда сигналов, а второй заданный сигнал порогового значения по величине самый большой сигнал ряда сигналов. РИСУНКИ
MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе
Дата прекращения действия патента: 11.09.2004
Извещение опубликовано: 20.04.2006 БИ: 11/2006
|
||||||||||||||||||||||||||