Патент на изобретение №2219577

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2219577 (13) C1
(51) МПК 7
G06F17/40
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 18.03.2011 – прекратил действие

(21), (22) Заявка: 2002111059/09, 24.04.2002

(24) Дата начала отсчета срока действия патента:

24.04.2002

(45) Опубликовано: 20.12.2003

(56) Список документов, цитированных в отчете о
поиске:
RU 2115952 C1, 20.07.1998. RU 2130644 C1, 20.05.1999. RU 2149446 C1, 20.05.2000. RU 2179334 C1, 10.02.2002. RU 2133500 C1, 20.07.1999. SU 1711185 A1, 20.07.1989. US 4611298 A, 09.09.1986.

Адрес для переписки:

194064, Санкт-Петербург, Тихорецкий пр-т, 3, ВУС, Бюро по изобретательству

(72) Автор(ы):

Ксёнз Е.С.,
Липатников В.А.,
Максимов Р.В.,
Стародубцев Ю.И.,
Федяков Е.Г.,
Хлыбов Д.Л.

(73) Патентообладатель(и):

Военный университет связи

(54) УСТРОЙСТВО ПОИСКА ИНФОРМАЦИИ

(57) Реферат:

Изобретение относится к электросвязи и может быть использовано для поиска информации и оперативной идентификации, применяемых в цифровых системах связи. Техническим результатом является анализ протоколов, учет правил установления и ведения сеанса связи для получения однозначного решения об использовании протокола TCP и о наличии неоднократно повторяющихся запросов на создание сколь угодно большого количества логических каналов связи, сравнения последующего блока данных с предыдущим, обеспечения устойчивого функционирования автоматизированных систем в условиях несанкционированного воздействия (атак). Для этого устройство включает делитель частоты, блоки памяти, вычитающий счетчик, блоки дешифрации, блоки приема адреса, блоки сравнения, счетчики, логические элементы, дешифраторы и блок индикации. 10 ил.

Текст описания в факсимильном виде (см. графическую часть) Тй

Формула изобретения

Устройство поиска информации, содержащее делитель частоты, вход которого является тактовым входом устройства поиска информации, а выход подключен к тактовым входам первого блока памяти и вычитающего счетчика, управляющий вход первого блока памяти подключен к первому выходу вычитающего счетчика и является управляющим выходом устройства, управляющий вход вычитающего счетчика подключен к входу блока индикации, причем первый блок памяти и вычитающий счетчик снабжены соответственно информационными входами пакетов и числа пакетов и являются информационными входами устройства, отличающееся тем, что дополнительно введены второй блок памяти и первый блок дешифрации, информационный вход второго блока памяти является выходом первого блока памяти, тактовый вход второго блока памяти подключен к выходу делителя частоты, управляющий вход второго блока памяти подключен ко второму выходу вычитающего счетчика, выход второго блока памяти подключен к информационному входу первого блока дешифрации, тактовый вход которого подключен к выходу делителя частоты, выход делителя частоты подключен к тактовому входу второго блока дешифрации, к тактовому входу первого счетчика, к тактовому входу третьего блока дешифрации, к тактовому входу четвертого блока дешифрации, к тактовому входу второго счетчика, к тактовому входу третьего счетчика, к тактовому входу четвертого счетчика, выход первого блока дешифрации подключен к первому управляющему входу первого элемента И, второй управляющий вход которого подключен к выходу второго блока дешифрации, выход первого элемента И подключен к управляющему входу первого счетчика, выход которого подключен к управляющему входу третьего блока дешифрации и к управляющему входу четвертого блока дешифрации, выходы третьего и четвертого блоков дешифрации подключены соответственно к первому и второму управляющим входам второго элемента И, выход которого подключен к управляющему входу второго счетчика, выход второго счетчика подключен к управляющим входам первого и второго блоков приема адреса, выходы которых подключены соответственно к первому и второму информационным входам первого блока сравнения, выход которого подключен к управляющему входу третьего счетчика, выход третьего счетчика подключен к управляющим входам третьего и четвертого блоков приема адреса, выходы которых подключены соответственно к первому и второму информационным входам второго блока сравнения, выход которого подключен к управляющему входу четвертого счетчика, выход четвертого счетчика подключен к управляющим входам первого и второго дешифраторов, выходы которых подключены соответственно к первому и второму управляющим входам третьего элемента И, выход которого подключен к входу блока индикации, выход второго блока памяти подключен к информационным входам третьего блока дешифрации, первого блока приема адреса, третьего блока приема адреса, первого дешифратора, а выход первого блока памяти подключен к информационным входам второго блока дешифрации, четвертого блока дешифрации, второго блока приема адреса, четвертого блока приема адреса, второго дешифратора.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8, Рисунок 9, Рисунок 10, Рисунок 11, Рисунок 12, Рисунок 13, Рисунок 14, Рисунок 15, Рисунок 16, Рисунок 17, Рисунок 18, Рисунок 19, Рисунок 20, Рисунок 21, Рисунок 22, Рисунок 23, Рисунок 24, Рисунок 25, Рисунок 26, Рисунок 27, Рисунок 28, Рисунок 29


MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 25.04.2004

Извещение опубликовано: 27.05.2006 БИ: 15/2006


Categories: BD_2219000-2219999