Патент на изобретение №2217867
|
||||||||||||||||||||||||||
(54) СПОСОБ ПОИСКА ПО ЗАДЕРЖКЕ СИГНАЛОВ С ПСЕВДОСЛУЧАЙНОЙ ПЕРЕСТРОЙКОЙ РАБОЧЕЙ ЧАСТОТЫ
(57) Реферат: Изобретение относится к радиотехнике и может быть использовано в системах связи с псевдослучайной перестройкой рабочей частоты. Технический результат – сокращение времени поиска по задержке. Это достигается за счет значительного увеличения длительности стояния опорного сигнала с псевдослучайной перестройкой рабочей частоты, на каждой из N частот его программы перестройки по сравнению с длительностью излучения каждой частоты во входном сигнале. 6 ил. Изобретение относится к радиотехнике и может найти применение в системах связи с псевдослучайной перестройкой рабочей частоты. Известны способы поиска по задержке сигналов с псевдослучайной перестройкой рабочей частоты, описанные в монографии Диксона Р.К. Широкополосные системы, М., Связь,1979 г., с.191-192, а также в монографии Борисова В.И. и др. “Помехозащищенность систем радиосвязи с расширением спектра сигналов методом псевдослучайной перестройки рабочей частоты”, М., Радио и связь, 2000 г., с.2-9, недостатком которых является большое время поиска. Наиболее близким по технической сущности к предлагаемому является способ, описанный в монографии Кузова Г. И. “Статистическая теория приема сложных сигналов”, М., “Сов. радио”, 1977 г., с.326. Способ, принятый за прототип, заключается в том, что входной сигнал с псевдослучайной перестройкой рабочей частоты, содержащий N частот с длительностью излучения каждой частоты в течение времени ![]() ![]() ![]() ![]() ![]() 1 – перемножитель (смеситель); 2 – полосовой фильтр; 3 – амплитудный детектор; 4 – решающий блок; 5 – генератор тактовых частот; 6 – блок режекции; 7 – перестраиваемый синтезатор частот (генератор кода); 8 – счетчик; 9 – блок управления; 10 – коммутатор. Устройство-прототип содержит последовательно соединенные перемножитель (смеситель 1), первый сигнальный вход которого является входом устройства, полосовой фильтр 2, амплитудный детектор 3 и решающий блок 4, выход которого соединен с третьим, управляющим входом коммутатора 10; последовательно соединенные генератор тактовых частот 5 и блок режекции 6, выход которого соединен с первым, сигнальным входом коммутатора 10, выход которого через перестраиваемый синтезатор частот (генератор кода 7) соединен с вторым, опорным входом перемножителя 1; кроме того, выход генератора тактовых частот 5 соединен с вторым, сигнальным входом коммутатора 10 и с последовательно соединенными счетчиком 8 и блоком управления 9, выход которого соединен с управляющим входом блока режекции 6. Устройство-прототип работает следующим образом. В блоке 5 формируются тактовые импульсы, которые поступают одновременно на блоки 6,8 и 10. После заполнения емкости блока 8 он формирует команду, которая подается на блок 9. По этой команде блок 9 совместно с блоком 6 либо режектирует (бланкирует) заданное число тактовых импульсов блока 5, поступающих на блок 7 через блок 10, либо, наоборот, это число импульсов добавляет. За счет этого обеспечивается изменение задержки опорного сигнала, формируемого блоком 7, по отношению к входному сигналу. Результат перемножения входного и опорного сигналов с выхода блока 1 поступает на блок 2, где он фильтруется. Накопленное в блоке 2 напряжение детектируется в блоке 3, выделенная огибающая сравнивается с порогом в блоке 4. В случае превышения порога блок 4 подает команду “I” на блок 10, по этой команде к выходу блока 10 (входу блока 7) подключается выход блока 5, а выход блока 6 отключается от первого входа блока 10. В этом случае на блок 7 поступают тактовые импульсы непосредственно от блока 5 через блок 10. На этом режим поиска по задержке завершается и, начиная с этого момента, опорный сигнал находится в синхронизме с входным сигналом. Недостатком способа-прототипа является большое время поиска по задержке. Для устранения указанного недостатка в способе, заключающемся в перемножении входного сигнала с псевдослучайной перестройкой частоты, содержащем N частот с длительностью излучения каждой частоты в течение времени ![]() ![]() ![]() ![]() ![]() Заявляемый способ поиска по задержке сигналов с псевдослучайной перестройкой рабочей частоты заключается в том, что входной сигнал, представляющий собой периодическую последовательность из N радиоимпульсов длительностью ![]() ![]() ![]() ![]() ![]() ![]() Структурная схема устройства, реализующего заявляемый способ, представлена на фиг.2, где обозначено: 1 – перемножитель (смеситель); 2 – полосовой фильтр; 3 – первый коммутатор; 4 – ограничитель; 5 – амплитудный детектор; 6 – накопитель; 7 – блок сравнения с порогом; 8 – второй коммутатор; 9 – перестраиваемый синтезатор частот (генератор кода); 10 – генератор тактовой частоты; 11 – делитель тактовой частоты (счетчика). Устройство, представленное на фиг. 2, содержит последовательно соединенные перемножитель 1, первый сигнальный вход которого является входом устройства, полосовой фильтр 2, первый коммутатор 3, ограничитель 4, амплитудный детектор 5, накопитель 6 и блок сравнения с порогом 7, выход которого соединен с управляющими входами первого 3 и второго 8 коммутаторов; последовательно соединенные генератор тактовой частоты 10, второй коммутатор 8 и перестраиваемый синтезатор частот 9, выход которого соединен с вторым, опорным входом смесителя 1; кроме того, выход делителя тактовой частоты 11 соединен с вторым, сигнальным входом второго коммутатора 8, а вход делителя тактовой частоты 11 соединен с выходом генератора тактовой частоты 10; а также второй, сигнальный выход первого коммутатора 3 является выходом устройства. Устройство, представленное на фиг.2, работает следующим образом. На первый, сигнальный вход блока 1, являющийся входом устройства, поступает сигнал с программной перестройкой рабочей частоты, представляющий собой периодическую последовательность из N радиоимпульсов длительностью ![]() ![]() ![]() где fт – тактовая частота, используемая при формировании входного сигнала, в устройстве осуществляется режим поиска по задержке, при котором блок 9 стоит на каждой из N частот программы перестройки в течение времени ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() Временной интервал между импульсами полезного сигнала, выделяемыми на выходе блока 1 на соседних частотах, равен ![]() ![]() ![]() ![]() ![]() При этом на фиг.3 рассмотрен случай N=5, ![]() ![]() На фиг.3,д показаны импульсы совпадения входного и опорного сигналов, на фиг.3,е показано, что временное положение импульса совпадения входного и опорного сигналов на каждой частотной позиции определяет задержку (фазу) входного сигнала относительно опорного. На фиг.3,д также видно, что при длительности опорного сигнала на каждой из N частотных позиций, равной ![]() ![]() ![]() ![]() ![]() С выхода блока 2 напряжение через блок 3 поступает на блок 4, где производится нормирование напряжения на каждом временном интервале ![]() ![]() 91 – генератор сетки частот; 92 – цифровой коммутатор; 93 – генератор псевдослучайной последовательности (генератор числовой последовательности). Блок 9 содержит последовательно соединенные генератор сетки частот 91 и цифровой коммутатор 92, а также генератор числовой последовательности 93, вход которого, объединенный с входом блока 91, является входом блока 9, а выход блока 93 соединен с управляющим входом блока 92, выход которого является выходом блока 9. Тактовые импульсы, поступающие на вход блока 9, определяют частоту тактов генератора числовой последовательности 93, который может быть выполнен на основе регистра сдвига с обратной связью, состояние которого на каждом такте характеризуется двоичным числом, определяемым всеми триггерами регистра сдвига. Для регистра сдвига, вырабатывающего последовательность максимальной длины, существует N состояние, N=2n-1, где n – число, определяющееся разрядностью регистра, что обеспечивает получение чисел от 1 до N. Блок 91 вырабатывает сетку гармонических колебаний. Все сигналы сетки частот с выходов блока 91 поступают на первые сигнальные входы блока 92, на второй управляющий вход которого подается цифровой код с выхода блока 93. Блок 92 ставит в соответствие каждому из N чисел, формируемых блоком 93, заранее определенный сигнал сетки частот и только этот сигнал пропускает на выход блока 9 в течение одного такта, при поступлении другого такта, на выходе блока 9 появляется другой гармонический сигнал из сетки частот и так далее. Длительность пропускания на выход блока 9 каждого из гармонических колебаний сетки частот определяет длительность стояния каждой частоты на выходе блока 9. При использовании способа-прототипа в режиме поиска по задержке обеспечивается скольжение опорного сигнала относительно входного и их периодическое совпадение. Время поиска по задержке (Т), определяемое как время, затрачиваемое на совмещение по времени входного и опорного сигналов для способа-прототипа, зависит от задержки (фазы) между входным и опорными сигналами. Как видно из фиг.3,б максимальное время поиска сигналов с перестройкой рабочей частоты при использовании способа-прототипа (Тпр) составляет (N+1) ![]() ![]() Для способа-прототипа на временном интервале T = N(N+1) ![]() ![]() Поэтому стремление сократить время поиска за счет сокращения числа накапливаемых импульсов сигнала M ![]() ![]() ![]() При использовании заявляемого способа при любом значении задержки между входным и опорными сигналами обеспечивается возможность выделения импульса сигнала на каждом из N временных интервалах ![]() ![]() ![]() ![]() Формула изобретения Способ поиска по задержке сигналов с псевдослучайной перестройкой рабочей частоты, основанный на перемножении входного сигнала, представляющего собой периодическую последовательность из N радиоимпульсов длительностью ![]() ![]() ![]() ![]() ![]() РИСУНКИ
MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе
Дата прекращения действия патента: 20.04.2005
Извещение опубликовано: 27.05.2006 БИ: 15/2006
|
||||||||||||||||||||||||||