Патент на изобретение №2204857

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2204857 (13) C1
(51) МПК 7
G05B11/01
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 07.04.2011 – прекратил действие

(21), (22) Заявка: 2001127989/09, 15.10.2001

(24) Дата начала отсчета срока действия патента:

15.10.2001

(45) Опубликовано: 20.05.2003

(56) Список документов, цитированных в отчете о
поиске:
SU 1667001 A1, 30.07.1991. SU 1631515 A1, 28.02.1991. SU 1534428 A1, 07.01.1990. US 4210853 A, 01.07.1980.

Адрес для переписки:

675027, г.Благовещенск, Игнатьевское ш., 21, АмГУ, Патентный отдел

(71) Заявитель(и):

Амурский государственный университет

(72) Автор(ы):

Ерёмин Е.Л.,
Самохвалова С.Г.,
Шевко Д.Г.

(73) Патентообладатель(и):

Амурский государственный университет

(54) СИСТЕМА АВТОМАТИЧЕСКОГО УПРАВЛЕНИЯ ДЛЯ ОБЪЕКТОВ С ЗАПАЗДЫВАНИЕМ


(57) Реферат:

Изобретение относится к системам управления технологическими процессами с постоянным транспортным запаздыванием материальных потоков, которое может быть определено с точностью не хуже 30%, а материальные потоки подвержены аддитивному возмущению. Технический результат заключается в улучшении качества управления при медленном и существенном изменении параметров объекта. Система содержит регулятор, два элемента сравнения, два интегратора, блок вычисления модуля, умножитель. 1 ил.


Изобретение относится к системам управления технологическими процессами с постоянным транспортным запаздыванием материальных потоков, которое может быть определено с точностью не хуже 30%, а материальные потоки подвержены аддитивному возмущению.

Наиболее близким техническим решением к предлагаемому является система автоматического управления для объектов с запаздыванием /1/, содержащая задатчик входного сигнала, первый элемент сравнения, регулятор, объект регулирования, интегратор и второй элемент сравнения, выходной сигнал задатчика входного сигнала поступает на суммирующий вход первого элемента сравнения, сигнал с выхода первого элемента сравнения поступает на вход регулятора, сигнал с выхода регулятора поступает на вход объекта регулирования, на который действует аддитивное возмущение, а также на суммирующий вход второго элемента сравнения, на вычитающий вход которого поступает сигнал с выхода интегратора, во втором элементе сравнения формируется сигнал, поступающий на вход интегратора, где интегрируется, и поступает на второй вычитающий вход первого элемента сравнения, на первый вычитающий вход которого подается сигнал с выхода объекта регулирования.

Недостатком этой системы является то, что при изменении параметров объекта управления может произойти не только значительное ухудшение качества ее функционирования, но и потеря в системе управления устойчивости.

Целью изобретения является улучшение качества управления при медленном и существенном изменении параметров объекта.

Поставленная цель достигается тем, что в системе, содержащей задатчик входного сигнала, первый элемент сравнения, регулятор, объект регулирования, интегратор и второй элемент сравнения, задатчик входного сигнала соединен с суммирующим входом первого элемента сравнения, выход которого через регулятор соединен с суммирующим входом второго элемента сравнения и входом объекта регулирования, выход которого является выходом системы и соединен с первым вычитающим входом первого элемента сравнения, интегратор, выход которого соединен с вычитающим входом второго элемента сравнения, выход второго элемента сравнения соединен с входом интегратора, введены блок вычисления модуля, второй интегратор и умножитель; вход блока вычисления модуля соединен с выходом первого элемента сравнения, выход блока вычисления модуля соединен с входом второго интегратора, первый вход умножителя соединен с выходом второго интегратора, второй вход – с выходом второго элемента сравнения, выход умножителя соединен со вторым вычитающим входом первого элемента сравнения.

Вводя в систему блок вычисления модуля, второй интегратор и умножитель, получают новую функцию, которая заключается в том, что при существенном изменении параметров объекта управления качество ее работы остается достаточно хорошим.

На чертеже представлена блок-схема предлагаемой системы управления.

Система содержит задатчик 1 входного сигнала, первый элемент 2 сравнения, регулятор 3, объект 4 регулирования, первый 5 интегратор, второй элемент 6 сравнения, блок 7 вычисления модуля, второй 8 интегратор, умножитель 9.

Система функционирует следующим образом.

Выходной сигнал задатчика 1 входного сигнала поступает на суммирующий вход первого элемента 2 сравнения, в котором формируется сигнал, поступающий на вход регулятора 3 и на вход блока 7 вычисления модуля. В качестве регулятора 3 может быть использован один из известных регуляторов, имеющих передаточные функции, например, вида



где К1, К2, К3, Т1, Т2 – некоторые константы.

Выходной сигнал регулятора 3 поступает на вход объекта 4 регулирования, а также на суммирующий вход второго элемента 6 сравнения, на вычитающий вход которого поступает сигнал с выхода первого 5 интегратора. Во втором элементе 6 сравнения формируется сигнал, поступающий на вход первого 5 интегратора, где интегрируется, и поступает на второй вход умножителя 9, на первый вход которого подается сигнал с выхода второго 8 интегратора. Сигнал с выхода блока 7 вычисления модуля поступает на вход второго 8 интегратора, где интегрируется. Сигнал с выхода умножителя 9 поступает на второй вычитающий вход первого элемента 2 сравнения, на первый вычитающий вход которого подается сигнал с выхода объекта 4 регулирования.

Данное устройство может быть реализовано промышленным способом на основе стандартной элементной базы.

ИСТОЧНИКИ ИНФОРМАЦИИ
1. Авторское свидетельство СССР 1667001, кл. G 05 B 11/01 (прототип).

Формула изобретения


Система автоматического управления для объектов с запаздыванием, содержащая задатчик входного сигнала, соединенный с суммирующим входом первого элемента сравнения, выход которого через регулятор соединен с суммирующим входом второго элемента сравнения и входом объекта регулирования, выход которого является выходом системы и соединен с первым вычитающим входом первого элемента сравнения, первый интегратор, выход которого соединен с вычитающим входом второго элемента сравнения, выход второго элемента сравнения соединен с входом первого интегратора, отличающаяся тем, что в систему введены блок вычисления модуля, второй интегратор и умножитель, вход блока вычисления модуля соединен с выходом первого элемента сравнения, выход блока вычисления модуля соединен с входом второго интегратора, первый вход умножителя соединен с выходом второго интегратора, второй вход – с выходом второго элемента сравнения, выход умножителя соединен со вторым вычитающим входом первого элемента сравнения.

РИСУНКИ

Рисунок 1


MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 16.10.2003

Извещение опубликовано: 27.05.2005 БИ: 15/2005


Categories: BD_2204000-2204999