|
|
|
|
РОССИЙСКАЯ ФЕДЕРАЦИЯ

ФЕДЕРАЛЬНАЯ СЛУЖБА ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ, ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ |
(19) |
RU |
(11) |
2363978 |
(13) |
C2 |
|
(51) МПК
G06F7/50 (2006.01)
|
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ
Статус: по данным на 30.08.2010 – действует |
|
|
|
|
(21), (22) Заявка: 2006144607/09, 15.12.2006
(24) Дата начала отсчета срока действия патента:
15.12.2006
(43) Дата публикации заявки: 20.06.2008
(46) Опубликовано: 10.08.2009
(56) Список документов, цитированных в отчете о поиске:
УЭЙКЕРЛИ Д. Проектирование цифровых устройств. Т.1. – М.: Постмаркет, 2002, с.508. RU 2069009 C1, 10.11.1996. SU 997032 A1, 15.02.1983. SU 1594523 A1, 23.09.1990. JP 62204332 A, 09.09.1987. JP 63197227 A, 16.08.1988.
Адрес для переписки:
54040, Украина, г. Николаев, ул.Крылова, 54, кв.229, Л.П. Петренко
|
(72) Автор(ы):
Петренко Лев Петрович (UA)
(73) Патентообладатель(и):
Петренко Лев Петрович (UA)
|
(54) УСТРОЙСТВО ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ
(57) Реферат:
Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия. Каждый разряд сумматора содержит четыре элемента ИЛИ, два элемента И, три элемента НЕ и выполнен в виде двух каналов – канала формирования положительной суммы и канала формирования условно отрицательной суммы. 5 ил.
Текст описания приведен в факсимильном виде.                            
Формула изобретения
Устройство параллельного логического суммирования аналоговых сигналов, эквивалентных двоичной системе счисления, условно «i» разряд которого включает логическую функцию f3(})-ИЛИ, две функциональные входные связи которой являются входными связями приема аргументов слагаемых ni и mi, а функциональная выходная связь для формирования аргумента первой промежуточной суммы S1 i является выходной функциональной связью условно «i» разряда и первой функциональной входной связью логической функции f2(&)-И, в которой вторая функциональная входная связь является выходной функциональной связью логической функции f3 -HE, отличающееся тем, что условно «i» разряд параллельного сумматора выполнен в виде двух каналов формирования положительной +Si и условно отрицательной -Si суммы, при этом в условно отрицательный канал введены логические функции f4(})-ИЛИ f1 -HE и f2 -HE, а в положительный канал введены логические функции f1(})-ИЛИ, f2(})-ИЛИ, f1 -HE, f2 -HE и f1 -И, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида
  где
– логическая функция f(&)-И; логическая функция f1(})-ИЛИ; – логическая функция f -HE изменения активности уровня аналоговых сигналов входного аргумента.
РИСУНКИ
|
|
|
|
|