Патент на изобретение №2345476

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2345476 (13) C1
(51) МПК

H03D3/00 (2006.01)

H04N11/18 (2006.01)

(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 08.09.2010 – действует

(21), (22) Заявка: 2008103898/09, 01.02.2008

(24) Дата начала отсчета срока действия патента:

01.02.2008

(46) Опубликовано: 27.01.2009

(56) Список документов, цитированных в отчете о
поиске:
SU 1483591 A1, 30.05.1989. SU 1555809 A1, 07.04.1990. SU 1238270 A1, 15.06.1986. RU 2014741 C1, 15.06.1994. US 3969762, 13.07.1976.

Адрес для переписки:

347928, Ростовская обл., г. Таганрог, ГСП-17А, Некрасовский, 44, ТТИ ЮФУ в г. Таганроге

(72) Автор(ы):

Пшихопов Вячеслав Хасанович (RU),
Дорух Игорь Георгиевич (RU),
Дорух Алла Павловна (RU)

(73) Патентообладатель(и):

Федеральное государственное образовательное учреждение высшего профессионального образования “ЮЖНЫЙ ФЕДЕРАЛЬНЫЙ УНИВЕРСИТЕТ” (RU)

(54) ЦИФРОВОЙ ЧАСТОТНЫЙ ДЕТЕКТОР

(57) Реферат:

Изобретение относится к радиотехнике и может быть использовано для демодуляции частотно-модулированных сигналов в телевизионных приемниках системы СЕКАМ. Технический результат заключается в упрощении устройства и повышении его быстродействия и надежности. Цифровой частотный детектор содержит элементы (1) и (2) задержки, элементы (3) и (4) памяти, электронные переключатели (5) и (6), сумматоры (7) и (8), блок (9) деления и инвертор (10). 1 ил.

Изобретение относится к радиотехнике и может быть использовано для демодуляции частотно-модулированных сигналов в телевизионных приемниках системы СЕКАМ.

Известен частотный детектор по патенту ЕР №0091570, кл. H03D 3/00, 1986, содержащий последовательно соединенные первый квадратор, вход которого является первым входом детектора, и первый фильтр нижних частот, элемент задержки, первый сумматор, вход которого соединен с первым входом детектора и входом элемента задержки, последовательно соединенные второй квадратор, вход которого соединен с выходом сумматора, и второй фильтр нижних частот, блок деления, первый и второй входы которого соединены с выходами соответственно первого и второго фильтров нижних частот, второй сумматор, первый вход которого соединен с выходом блока деления, а выход является выходом детектора, и элемент памяти, выход которого соединен со вторым входом вычитателя.

Признаками этого детектора, совпадающими с существенными признаками заявляемого детектора, являются элемент задержки, первый сумматор, вход которого соединен с первым входом детектора, второй сумматор, выход которого является выходом детектора, блок деления и элемент памяти.

Недостатком этого детектора является низкая точность детектирования, обусловленная большим сдвигом нуля дискриминационной характеристики.

Известен также частотный детектор, содержащий делитель мощности, два элемента задержки, синфазно-противофазный мост и два амплитудных детектора (см. статью А.Р.Тагила “Частотные детекторы СВЧ”. – Радиотехника, 1966, 3 6, с.25-26).

Признаками этого детектора, совпадающими с существенными признаками заявляемого детектора, являются элементы задержки.

Недостатком этого частотного детектора являются ограниченные функциональные возможности, не позволяющие использовать его в телевизионных системах для детектирования частотно-модулированных сигналов, несущая частота которых изменяется с частотой сигнала цветовой синхронизации.

Наиболее близким по технической сущности к заявляемому является цифровой частотный детектор по авторскому свидетельству СССР №1483591, кл. H03D 3/00, H04N 9/00, 1987, содержащий блок деления, два сумматора, два электронных переключателя, два элемента памяти, элемент задержки, два квадратора и два фильтра нижних частот, в котором первый вход детектора соединен с первым входом первого сумматора и входом элемента задержки, второй вход детектора соединен с управляющими входами электронных переключателей, первый и второй сигнальные входы первого электронного переключателя соединены с выходами соответственно первого и второго элементов памяти, а выход – с первым входом второго сумматора, выход которого является выходом детектора, первый и второй сигнальные входы второго электронного переключателя соединены соответственно с прямым и инверсным выходами элемента задержки, а выход – со вторым входом первого сумматора, вход первого квадратора соединен с первым входом детектора, а выход – со входом первого фильтра нижних частот, вход второго квадратора соединен с выходом первого сумматора, а выход – со входом второго фильтра нижних частот, первый и второй входы блока деления соединены с выходами соответственно первого и второго фильтров нижних частот, а выход – со вторым входом второго сумматора.

Признаками этого частотного детектора, совпадающими с существенными признаками заявляемого частотного детектора, являются блок деления, два сумматора, два электронных переключателя, два элемента памяти и элемент задержки, связь первого входа детектора с первым входом первого сумматора и входом элемента задержки, связь второго входа детектора с управляющими входами электронных переключателей. Связи первого и второго сигнальных входов первого электронного переключателя с выходами соответственно первого и второго элементов памяти, а выхода – с первым входом второго сумматора и связь выхода второго сумматора с выходом детектора.

Недостатком этого частотного детектора является низкое быстродействие, обусловленное инерционностью входящих в его состав фильтров низких частот. Кроме того, из-за большого числа входящих в состав детектора элементов он является достаточно сложным устройством, что несколько снижает его надежность.

Задачей, на решение которой направлено изобретение, является упрощение частотного детектора и повышение его быстродействия и надежности.

Технический результат достигается тем, что в известное устройство введены второй элемент задержки и инвертор, вход второго элемента задержки соединен с выходом первого элемента задержки и первым входом блока деления, а выход – со вторым входом первого сумматора, второй вход блока деления соединен с выходом первого сумматора, а выход – со входом инвертора и первым сигнальным входом второго электронного переключателя, второй сигнальный вход которого соединен с выходом инвертора, а выход – со вторым входом второго сумматора.

Для достижения технического результата в известный цифровой частотный детектор, содержащий блок деления, два сумматора, два электронных переключателя, два элемента памяти и первый элемент задержки, в котором первый вход детектора соединен с первым входом первого сумматора и входом первого элемента задержки, второй вход детектора соединен с управляющими входами электронных переключателей, первый и второй сигнальные входы первого электронного переключателя соединены с выходами соответственно первого и второго элементов памяти, а выход – с первым входом второго сумматора, выход которого является выходом детектора, введены второй элемент задержки и инвертор, вход второго элемента задержки соединен с выходом первого элемента задержки и первым входом блока деления, а выход – со вторым входом первого сумматора, второй вход блока деления соединен с выходом первого сумматора, а выход – со входом инвертора и первым сигнальным входом второго электронного переключателя, второй сигнальный вход которого соединен с выходом инвертора, а выход – со вторым входом второго сумматора.

Совокупность вновь введенных элемента задержки, инвертора и новых связей не является самостоятельным устройством и не следует явным образом из уровня техники, поэтому предлагаемый частотный детектор следует считать новым и имеющим изобретательский уровень.

Сущность изобретения поясняется чертежом, на котором приведена структурная схема предлагаемого частотного детектора.

Цифровой частотный детектор содержит элементы 1 и 2 задержки, элементы 3 и 4 памяти, электронные переключатели 5 и 6, сумматоры 7 и 8, блок 9 деления и инвертор 10.

Вход элемента 1 соединен с первым входом детектора и первым входом сумматора 7, а выход – со входом элемента 2 и первым входом блока 9. Второй вход сумматора 7 соединен с выходом элемента 2, а выход – со вторым входом блока 9, выход которого соединен с первым сигнальным входом переключателя 6 и входом инвертора 10. Второй сигнальный вход переключателя 6 соединен с выходом инвертора 10, управляющий вход – со вторым входом детектора и управляющим входом переключателя 5, а выход – со вторым входом сумматора 8. Первый и второй сигнальные входы переключателя 5 соединены с выходами элементов 3 и 4 соответственно, а выход – с первым входом сумматора 8, выход которого соединен с выходом детектора.

Работа частотного детектора заключается в следующем.

Входной частотно-модулированный сигнал UBX(t), который может быть записан в виде

где t – текущее время, a R и соответственно амплитуда и круговая частота сигнала, с первого входа детектора поступает на вход элемента 1 задержки и первый вход сумматора 7.

Элемент 1 задержки осуществляет задержку поступившего на его вход сигнала на один период тактовой частоты, и на его выходе формируется сигнал U1(t) вида

который поступает на вход элемента 2 задержки и на первый вход блока 9 деления.

Элемент 2 задержки осуществляет задержку поступающего на его вход сигнала на время , и на его выходе формируется сигнал U2(t) вида

который поступает на второй вход сумматора 7.

Сумматор 7 осуществляет суммирование поступивших на его входы сигналов UBX(t) и U2(t), и на его выходе формируется сигнал U3(t) вида

Уравнение (4) легко приводится к виду

Сигнал U3(t) с выхода сумматора 7 поступает на второй вход блока 9.

Блок 9 осуществляет деление сигнала U3(t), поступившего на его второй вход, на сигнал U1(t), поступивший на его первый вход. На выходе блока 9 формируется сигнал U4(t) вида

где К4 – коэффициент передачи блока 9.

С учетом уравнений (6) и (1) при К4 = 0,5 получим

Сигнал U4(t) с выхода блока 9 поступает на первый сигнальный вход переключателя 6 и на вход инвертора 10.

На выходе инвертора 10 формируется инверсный сигнал вида

который поступает на второй сигнальный вход переключателя 6.

Переключатели 5 и 6 управляются сигналом цветовой синхронизации полустрочной частоты, поступающим на их управляющие входы со второго входа частотного детектора, на который он, в свою очередь, поступает со схемы цветовой синхронизации цифрового декодера системы СЕКАМ. Под воздействием управляющего сигнала переключатель 6 периодически от строки к строке подключает к первому входу сумматора 8 сигналы U4(t) и U5(t), а переключатель 5 – ко второму входу сумматора 8 сигналы U6 и U7 от элементов памяти 3 и 4 соответственно. В результате на выходе сумматора 8 и выходе частотного детектора поочередно от строки к строке формируются сигналы U8B-Y и U8R-Y вида

где и – круговые частоты цветоразностных сигналов B-Y и R-Y соответственно.

Уравнения (9) можно записать в виде

где 0 – круговая резонансная частота цепи высокочастотных предискажений системы СЕКАМ;

и – частотные сдвиги цветоразностных сигналов B-Y и R-Y соответственно относительно частоты 0.

Период связан с резонансной частотой 0 соотношением

поэтому уравнения (10) можно записать в виде

Частотные сдвиги и имеют вид

где 0B-Y и 0R-Y – частотные сдвиги нулевых поднесущих цветоразностных сигналов B-Y и R-Y соответственно;

˜B-Y и ˜R-Y – мгновенные частотные сдвиги цветоразностных сигналов B-Y и R-Y относительно своих нулевых поднесущих,

поэтому уравнения (11) можно записать в виде

или

Учитывая, что всегда выполняются условия

˜B-Y0,01 и ˜R-Y0,1,

можно записать

sin(˜B-Y)˜B-Y

cos(˜B-Y)1.

Решая уравнения (12) и (13) совместно, получим

Сигналы U6 и U7 выбираются из условий

поэтому уравнения (14) можно записать в виде

где КВ-Y· и КR-Y – постоянные коэффициенты, определяемые уравнениями

Из уравнений (15) видно, что в предлагаемом частотном детекторе, как и в детекторе-прототипе по а.с №1483591, обеспечивается высокая линейность дискриминационной характеристики, при этом нуль этой характеристики при переходе от строки к строке остается на нулевой поднесущей соответствующего цветоразностного сигнала.

Все входящие в состав предлагаемого детектора элементы практически безынерционны, поэтому требуемый уровень сигнала на его выходе устанавливается практически мгновенно. В традиционных же частотных детекторах из-за инерционности входящих в их состав фильтров нижних частот на установление требуемого уровня сигнала на выходе затрачивается время, в несколько раз превышающее постоянную времени этих фильтров. Это существенно повышает быстродействие предлагаемого детектора и снижает его динамическую ошибку по сравнению с традиционными.

Отсутствие в составе предлагаемого детектора фильтров нижних частот и квадраторов, имеющих место в составе традиционных детекторов, делают его более простым, а следовательно, и более надежным, чем детектор-прототип. Ориентировочный расчет показывает, что наработка на отказ у предлагаемого детектора примерно на 10% выше, чем у детектора-прототипа.

Таким образом, техническим результатом, достигаемым в предлагаемом частотном детекторе, является его упрощение и повышение надежности и быстродействия.

Предлагаемый частотный детектор может быть реализован на основе интегральных микросхем серий 530 и 533 или на основе программируемой логической интегральной схемы типов FLEX или МАХ фирмы ALTERA.

Формула изобретения

Цифровой частотный детектор, содержащий блок деления, два сумматора, два электронных переключателя, два элемента памяти и первый элемент задержки, в котором первый вход детектора соединен с первым входом первого сумматора и входом первого элемента задержки, второй вход детектора соединен с управляющими входами электронных переключателей, первый и второй сигнальные входы первого электронного переключателя соединены с выходами соответственно первого и второго элементов памяти, а выход – с первым входом второго сумматора, выход которого является выходом детектора, отличающийся тем, что в него введены второй элемент задержки и инвертор, вход второго элемента задержки соединен с выходом первого элемента задержки и первым входом блока деления, а выход – со вторым входом первого сумматора, второй вход блока деления соединен с выходом первого сумматора, а выход – со входом инвертора и первым сигнальным входом второго электронного переключателя, второй сигнальный вход которого соединен с выходом инвертора, а выход – со вторым входом второго сумматора.

РИСУНКИ

Categories: BD_2345000-2345999