Патент на изобретение №2316047

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2316047 (13) C2
(51) МПК

G06F15/76 (2006.01)

(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 08.11.2010 – прекратил действие, но может быть восстановлен

(21), (22) Заявка: 2005140453/09, 23.12.2005

(24) Дата начала отсчета срока действия патента:

23.12.2005

(46) Опубликовано: 27.01.2008

(56) Список документов, цитированных в отчете о
поиске:
RU 2250493 C1, 20.04.2005. RU 2246752 С1, 20.02.2005. SU 1826787 A1, 20.12.1995. US 4896133 A, 23.01.1990. НЕШУМОВА К.А. Электронные вычислительные машины и системы. М.: Высшая школа, 1989, с.252-254.

Адрес для переписки:

305040, г.Курск, ул. 50 лет Октября, 94, КурскГТУ, ОИС

(72) Автор(ы):

Шевелев Сергей Степанович (RU)

(73) Патентообладатель(и):

Государственное образовательное учреждение высшего профессионального образования “Курский государственный технический университет” (RU)

(54) АРИФМЕТИКО-СИМВОЛЬНЫЙ ПРОЦЕССОР

(57) Реферат:

Изобретение относится к техническим средствам автоматики и вычислительной техники и может быть использовано для синтеза вычислительных систем, для создания быстродействующих и производительных цифровых процессоров, выполняющих основные арифметические операции, осуществляющих поисковые функции и операции замены вхождений в обрабатываемых словах, а также выполняющих логические операции. Техническим результатом является расширение функциональных возможностей и повышение надежности работы процессора. Устройство содержит блок выполнения арифметических операций над числами, представленными в прямых кодах, блок параллельного поиска и замены вхождений в обрабатываемых словах, блок выполнения логических операций, блок хранения результатов, блок управления. 71 ил., 4 табл.

Текст описания приведен в факсимильном виде.

Формула изобретения

Арифметико-символьный процессор, содержащий блок хранения результатов, блок управления, отличающийся тем, что дополнительно введены: блок выполнения арифметических операций над числами, представленными в прямых кодах, блок параллельного поиска и замены вхождений в обрабатываемых словах, блок выполнения логических операций, причем первый и второй управляющие выходы блока управления арифметико-символьного процессора соединены соответственно с первым и вторым управляющими входами блока выполнения арифметических операций над числами, представленными в прямых кодах, информационный выход которого соединен с информационным входом блока выполнения арифметических операций над числами, представленными в прямых кодах, с информационным входом блока параллельного поиска и замены вхождений в обрабатываемых словах, с информационным входом блока выполнения логических операций, с первым информационным входом блока хранения результатов, с первого по шестой управляющие входы которого соединены соответственно с седьмым по двенадцатый управляющими выходами блока управления арифметико-символьного процессора, третий и четвертый управляющие выходы которого соединены соответственно с первым и вторым управляющими входами блока параллельного поиска и замены вхождений в обрабатываемых словах, информационный выход которого соединен с информационным входом блока выполнения арифметических операций над числами, представленными в прямых кодах, с информационным входом блока параллельного поиска и замены вхождений в обрабатываемых словах, с информационным входом блока выполнения логических операций, со вторым информационным входом блока хранения результатов, пятый и шестой управляющие выходы блока управления арифметико-символьного процессора соединены соответственно с первым и вторым управляющими входами блока выполнения логических операций, информационный выход которого соединен с информационным входом блока выполнения арифметических операций над числами, представленными в прямых кодах, с информационным входом блока параллельного поиска и замены вхождений в обрабатываемых словах, с информационным входом блока выполнения логических операций, с третьим информационным входом блока хранения результатов, первый и второй управляющие входы “СБРОСАСП” и “ПУСКАСП” блока управления арифметико-символьного процессора являются внешними входами арифметико-символьного процессора.

РИСУНКИ


MM4A – Досрочное прекращение действия патента СССР или патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 24.12.2007

Извещение опубликовано: 20.08.2009 БИ: 23/2009


Categories: BD_2316000-2316999