Патент на изобретение №2303283

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2303283 (13) C1
(51) МПК

G06F7/00 (2006.01)

(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 29.11.2010 – прекратил действие, но может быть восстановлен

(21), (22) Заявка: 2006108974/09, 21.03.2006

(24) Дата начала отсчета срока действия патента:

21.03.2006

(46) Опубликовано: 20.07.2007

(56) Список документов, цитированных в отчете о
поиске:
RU 2262733 C1, 20.10.2005. RU 2249844 С2, 10.04.2005. RU 2264645 С1, 20.11.2005. SU 1309017 A1, 07.05.1987. JP 61127227, 14.06.1986.

Адрес для переписки:

432027, г.Ульяновск, Северный Венец, 32, ГОУ ВПО “Ульяновский государственный технический университет”, проректору по научной работе

(72) Автор(ы):

Андреев Дмитрий Васильевич (RU)

(73) Патентообладатель(и):

Государственное образовательное учреждение высшего профессионального образования “Ульяновский государственный технический университет” (RU)

(54) ЛОГИЧЕСКИЙ МОДУЛЬ

(57) Реферат:

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из трех простых симметричных булевых функций 11х2х3, 2=x1x2x1x3x2x3, 3=x1x2x3 и из трех фундаментальных симметричных булевых функций Для этого в логическом модуле, содержащем выход, особенность заключается в том, что в него введены первый, третий, пятый ключи, выполненные замыкающими, и второй, четвертый, шестой ключи, выполненные размыкающими, причем вход пятого, вход и выход шестого ключей соединены соответственно с объединенными выходами первого, второго, объединенными выходами третьего, четвертого ключей и объединенными выходом пятого ключа, выходом логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления первого-четвертого, входу управления пятого, шестого ключей и входу первого, входу четвертого ключей, объединенным входам второго, третьего ключей. 1 ил.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические модули (см., например, патент РФ 2249844, кл. G06F 7/38, 2005 г.), которые реализуют любую из трех простых симметричных булевых функций 1=x1x2x3, 2=x1x2x1x3x2x3, 3=x1x2x3.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических модулей, относится ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из трех фундаментальных симметричных булевых функций

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический модуль (патент РФ 2262733, кл. G06F 7/00, 2005 г.), который содержит выход и реализует любую из трех простых симметричных булевых функций 1=x1x2x3, 2=x1x2x1x3x2x3, 3=x1x2x3.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из трех фундаментальных симметричных булевых функций

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из трех простых симметричных булевых функций 1=x1x2x3, 2=x1x2x1x3x2x3, 3=x1x2x3 и из трех фундаментальных симметричных булевых функций

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом модуле, содержащем выход, особенность заключается в том, что в него введены первый, третий, пятый ключи, выполненные замыкающими, и второй, четвертый, шестой ключи, выполненные размыкающими, причем вход пятого, вход и выход шестого ключей соединены соответственно с объединенными выходами первого, второго, объединенными выходами третьего, четвертого ключей и объединенными выходом пятого ключа, выходом логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления первого-четвертого, входу управления пятого, шестого ключей и входу первого, входу четвертого ключей, объединенным входам второго, третьего ключей.

На чертеже представлена схема предлагаемого логического модуля.

Логический модуль содержит выход 1 и ключи 21, …, 26, причем ключи 21, 23, 25 и 22, 24, 26 выполнены соответственно замыкающими и размыкающими, вход ключа 25, вход и выход ключа 26 соединены соответственно с объединенными выходами ключей 21, 22, объединенными выходами ключей 23, 24 и объединенными выходом ключа 25, выходом 1 логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления ключей 21, …, 24, входу управления ключей 25, 26 и входу ключа 21, входу ключа 24, объединенным входам ключей 22, 23.

Работа предлагаемого логического модуля осуществляется следующим образом. На его первый, второй информационные и первый, второй, третий настроечные входы подаются соответственно двоичные сигналы х1, х2{0,1} и y1, y2, y3{0,1}. Если x1=1 (x1=0), то ключи 21, 23 замкнуты (разомкнуты), а ключи 22, 24 разомкнуты (замкнуты). Если x2=1 (x2=0), то ключ 25 замкнут (разомкнут), а ключ 26 разомкнут (замкнут). Тогда сигнал на выходе 1 определяется выражением

Таким образом, предлагаемый модуль будет воспроизводить операцию

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический модуль обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает реализацию любой из трех простых симметричных булевых функций 1=x1x2x3, 2=x1x2x1x3x2x3, 3=x1x2x3 и из трех фундаментальных симметричных булевых функций

Формула изобретения

Логический модуль, предназначенный для реализации любой из трех простых симметричных булевых функций 1=x1x2x3, 2=x1x2x1x3x2x3, 3=x1x2x3 и из трех фундаментальных симметричных булевых функций содержащий выход, отличающийся тем, что в него введены первый, третий, пятый ключи, выполненные замыкающими, и второй, четвертый, шестой ключи, выполненные размыкающими, причем вход пятого, вход и выход шестого ключей соединены соответственно с объединенными выходами первого, второго, объединенными выходами третьего, четвертого ключей и объединенными выходом пятого ключа, выходом логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления первого-четвертого, входу управления пятого, шестого ключей и входу первого, входу четвертого ключей, объединенным входам второго, третьего ключей.

РИСУНКИ


MM4A – Досрочное прекращение действия патента СССР или патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 22.03.2008

Извещение опубликовано: 27.08.2009 БИ: 24/2009


Categories: BD_2303000-2303999