|
(21), (22) Заявка: 2005134155/09, 03.11.2005
(24) Дата начала отсчета срока действия патента:
03.11.2005
(46) Опубликовано: 20.02.2007
(56) Список документов, цитированных в отчете о поиске:
RU 2248034 C1, 10.03.2005. RU 2249844 C1, 10.04.2005. RU 2251142 С1, 27.04.2005. SU 1748149 А1, 30.04.1992. SU 1789978 А1, 23.01.1993. GB 2342732 А, 19.04.2000.
Адрес для переписки:
432027, г.Ульяновск, Северный Венец, 32, ГОУ ВПО “Ульяновский государственный технический университет”, Проректору по научной работе
|
(72) Автор(ы):
Андреев Дмитрий Васильевич (RU)
(73) Патентообладатель(и):
Государственное образовательное учреждение высшего профессионального образования “Ульяновский государственный технический университет” (RU)
|
(54) ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
(57) Реферат:
Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей устройства. Устройство содержит четыре настроечных входа, мажоритарные элементы, сгруппированные в шесть групп, при этом i (i=1,5) группа содержит три мажоритарных элемента, шестая группа – четыре мажоритарных элемента. 1 ил., 1 табл.
Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны логические преобразователи (см., например, патент РФ 2249844, кл. G 06 F 7/38, 2005 г.), которые реализуют любую из трех простых симметричных булевых функций, зависящих от трех аргументов – входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов – входных двоичных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2248034, кл. G 06 F 7/38, 2005 г.), который содержит одиннадцать мажоритарных элементов и реализует любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов – входных двоичных сигналов, при этом глубина схемы прототипа составляет Н=6.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов – входных двоичных сигналов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов – входных двоичных сигналов, при сохранении глубины схемы прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем одиннадцать мажоритарных элементов, которые имеют по три входа, особенность заключается в том, что в него дополнительно введены восемь аналогичных упомянутым мажоритарных элементов, причем все мажоритарные элементы сгруппированы в шесть групп так, что i-я и шестая группы содержат соответственно три и четыре мажоритарных элемента, первые входы j-ых мажоритарных элементов первой – пятой групп объединены и образуют j-й настроечный вход логического преобразователя, четвертый настроечный вход которого образован объединенными первыми входами всех мажоритарных элементов шестой группы, в i-й группе выход первого и выход второго мажоритарных элементов соединены соответственно с вторым и третьим входами третьего мажоритарного элемента, выход третьего мажоритарного элемента первой группы и выходы третьих мажоритарных элементов второй – пятой групп подключены соответственно к второму входу первого и третьим входам первого – четвертого мажоритарных элементов шестой группы, в которой выход предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход четвертого мажоритарного элемента является выходом логического преобразователя.
На чертеже представлена схема предлагаемого логического преобразователя.
Логический преобразователь содержит мажоритарные элементы 111,…, 164, которые имеют по три входа и сгруппированы в шесть групп так, что i-я и шестая группы содержат соответственно элементы 1i1, 1i2, 1i3 и 161,…, 164, первые входы элементов 11j,…, 15j объединены и образуют j-й настроечный вход логического преобразователя, четвертый настроечный вход которого образован объединенными первыми входами элементов 161,…, 164, выходы элементов 1i1 и 1i2 соединены соответственно с вторым и третьим входами элемента 1i3, выход элемента 113 и выходы элементов 123,…, 153 подключены соответственно к второму входу элемента 161 и третьим входам элементов 161,…, 164, выходы элементов 161,…, 163 соединены соответственно с вторыми входами элементов 162,…, 164, а выход элемента 164 является выходом логического преобразователя.
Работа предлагаемого логического преобразователя осуществляется следующим образом.
На его первом,…,четвертом настроечных входах фиксируются соответственно необходимые управляющие сигналы f1,…, f4 {0,1}; на второй, третий входы элемента 1i1, второй, третий входы элемента 1i2 подается соответственно неповторяющийся набор xi1, хi2, xi3, хi4, образованный четырьмя неповторяющимися сигналами из входного кортежа двоичных сигналов х1,…, х5 {0,1} (см. таблицу).
i |
xi1 |
xi2 |
xi3 |
xi4 |
1 |
x1 |
x2 |
x3 |
x4 |
2 |
x1 |
x5 |
x2 |
x3 |
3 |
x4 |
x5 |
x1 |
x2 |
4 |
x2 |
x3 |
x4 |
x5 |
5 |
x3 |
x4 |
x1 |
x5 |
Сигнал на выходе мажоритарного элемента равен 1 (0) только тогда, когда на двух или на всех входах этого элемента действуют сигналы, равные 1 (0). Следовательно, если на первом входе мажоритарного элемента присутствует 1 (0), то этот элемент будет выполнять операцию ИЛИ (И) над сигналами, действующими на его втором и третьем входах. Таким образом, операция, воспроизводимая предлагаемым преобразователем, определяется выражением
где символами и · обозначены соответственно операции ИЛИ и И; 1,…, 5 есть простые симметричные булевы функции пяти аргументов x1,…, x5 (см. стр.126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает реализацию любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов – входных двоичных сигналов, при этом глубина схемы указанного преобразователя составляет Н=6 и равна глубине схемы прототипа.
Формула изобретения
Логический преобразователь для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов – входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что в него дополнительно введены восемь аналогичных упомянутым мажоритарных элементов, причем все мажоритарные элементы сгруппированы в шесть групп так, что i-я и шестая группы содержат соответственно три и четыре мажоритарных элемента, первые входы j-х мажоритарных элементов первой – пятой групп объединены и образуют j-й настроечный вход логического преобразователя, четвертый настроечный вход которого образован объединенными первыми входами всех мажоритарных элементов шестой группы, в i-й группе выход первого и выход второго мажоритарных элементов соединены соответственно с вторым и третьим входами третьего мажоритарного элемента, выход третьего мажоритарного элемента первой группы и выходы третьих мажоритарных элементов второй – пятой групп подключены соответственно к второму входу первого и третьим входам первого – четвертого мажоритарных элементов шестой группы, в которой выход предыдущего мажоритарного элемента соединен с вторым входом последующего мажоритарного элемента, а выход четвертого мажоритарного элемента является выходом логического преобразователя.
РИСУНКИ
MM4A – Досрочное прекращение действия патента СССР или патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе
Дата прекращения действия патента: 04.11.2007
Извещение опубликовано: 10.05.2009 БИ: 13/2009
|
|