Патент на изобретение №2273860

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2273860 (13) C2
(51) МПК

G01S7/288 (2006.01)

(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 12.01.2011 – действует

(21), (22) Заявка: 2004111084/09, 12.04.2004

(24) Дата начала отсчета срока действия патента:

12.04.2004

(43) Дата публикации заявки: 20.10.2005

(45) Опубликовано: 10.04.2006

(56) Список документов, цитированных в отчете о
поиске:
RU 2199762 C1, 27.02.2003. RU 2189054 C2, 10.09.2002. RU 21250 U1, 27.12.2001. SU 1525933 A1, 30.11.1989. US 3611369, 05.11.1971. US 4315261, 09.12.1982.

Адрес для переписки:

390000, г.Рязань, ул. Каляева, 32, ФГУП ГРПЗ, отдел 149, В.И. Калинкину

(72) Автор(ы):

Компаниец Юрий Игоревич (RU),
Дашкевич Виктор Артемович (RU),
Ильин Евгений Михайлович (RU),
Михайлова Нина Евгеньевна (RU),
Чистякова Вероника Георгиевна (RU)

(73) Патентообладатель(и):

Федеральное государственное унитарное предприятие “Государственный Рязанский приборный завод” (ФГУП ГРПЗ) (RU)

(54) КОГЕРЕНТНЫЙ ПРИЕМНИК РЛС С ЦИФРОВЫМ УСТРОЙСТВОМ ДЛЯ АМПЛИТУДНОЙ И ФАЗОВОЙ КОРРЕКТИРОВКИ КВАДРАТУРНЫХ СОСТАВЛЯЮЩИХ ПРИНИМАЕМОГО СИГНАЛА

(57) Реферат:

Изобретение относится к технике обработки сигналов радиолокационных станций (РЛС). Технический результат состоит в расширении функциональных возможностей и улучшении основных технических параметров РЛС. Сущность изобретения состоит в обеспечении управляемого усиления, преобразования частоты, разложении на квадратурные составляющие, аналого-цифровое преобразование сигналов, обеспечении идентичности амплитудных и фазовых характеристик мнимой и реальной составляющих сигнала, цифрового гетеродинирования, накоплении, оптимальной фильтрации (сжатие фазокодоманипулированных сигналов), поступающих с высокочастотного приемника РЛС. 3 ил.

Изобретение относится к технике обработки сигналов радиолокационных станций (РЛС).

Из уровня техники известен некогерентный приемник (Авторское свидетельство СССР №1525933, Н 04 L 17/30, 1989) с повышенной помехоустойчивостью, но он не производит обработку фазовой структуры сигнала.

Известно устройство распознавания движущихся объектов (Свидетельство РФ на полезную модель №21250, G 01 K 9/00, 2001), которое определяет класс объекта, но не решает задачу расширения динамического диапазона приемника.

Радиоприемное устройство когерентной РЛС (Заявка РФ на изобретение №2000120020, бюллетень “Изобретения, полезные модели” №16, 2002, с 126) не обеспечивает цифровое гетеродинирование обрабатываемого сигнала и имеет ошибку при цифровой корректировке квадратур принимаемых сигналов.

Наиболее близким по технической сущности является некогерентный обнаружитель сигналов в шумах (Заявка РФ на изобретение №200102468, бюллетень “Изобретения, полезные модели” №8, 2002, с 71), включающий некогерентный гетеродин, фазосдвигающую цепочку, аналого-цифровой преобразователь, первый и второй смесители частот, первый и второй фильтры промежуточной частоты, первые входы упомянутых смесителей соединены с входом сигнала, второй вход первого смесителя соединен с выходом гетеродина через фазосдвигающую цепочку, второй вход второго смесителя частоты соединен также с выходом гетеродина, выходы первого и второго смесителей соединены с входами первого и второго фильтров промежуточной частоты соответственно, в схему введены первый и второй компараторы напряжений, логическая схема «исключающее ИЛИ», счетчик-делитель на 2n, N-разрядный накапливающий сумматор, третий компаратор чисел и m-разрядный регистр, выход одного из фильтров промежуточной частоты соединен с сигнальным входом аналого-цифрового преобразователя и не инвертирующим входом первого компаратора напряжений, выход второго фильтра соединен с не инвертирующим входом второго компаратора напряжений, инвертирующие входы упомянутых компараторов соединены с нулевым потенциалом, выходы первого и второго компараторов соединены с первым и вторым входами логической схемы «исключающее ИЛИ», выход упомянутой схемы соединен с тактовым входом упомянутого аналого-цифрового преобразователя и с входом счетчика-делителя на n, шина цифрового выхода упомянутого аналого-цифрового преобразователя без знакового разряда соединена с входом N-разрядного накапливающего сумматора, m=N-n выходных старших разрядов накапливающего сумматора соединены с входом третьего компаратора чисел, второй вход третьего компаратора чисел соединен с выходом m-разрядного регистра, в который записан двоичный код порога, управляющий вход упомянутого компаратора чисел соединен с выходом упомянутого счетчика-делителя на n.

Однако при его использовании он не обеспечивает идентичности амплитудных, фазовых характеристик сигнала по квадратурам, что приведет к высокому уровню зеркальной составляющей сигнала при цифровом гетеродинировании в приемнике и когерентной обработки принимаемого сигнала, так как это схемно-конструктивно в известном техническом решении не предусмотрено.

Технический результат предлагаемого технического решения направлен на расширение функциональных возможностей и улучшение основных технических параметров РЛС.

Технический результат достигается тем, что когерентный приемник РЛС с цифровым устройством для амплитудной и фазовой корректировки квадратурных составляющих принимаемого сигнала содержит первый аналого-цифровой преобразователь, первый и второй смесители частот, первый N-разрядный накапливающий сумматор, первый и второй компараторы напряжения, а в первый канал приема входит устройство квадратурного фазового детектирования первого канала и устройство предварительной обработки первого канала, при этом устройство квадратурного фазового детектирования первого канала содержит сумматор, блок усилителей с временной автоматической регулировкой усиления, первый и второй смесители частот, первый и второй операционные усилители, первый и второй компараторы напряжений, первый и второй фильтры низких частот, первый и второй интеграторы, первую и вторую схемы контроля, схему формирования сигнала исправности, в свою очередь устройство предварительной обработки первого канала состоит из первого и второго аналого-цифрового преобразователя, первого и второго цифроаналоговых преобразователей, первого и второго устройства корректировки коэффициентов, устройства цифрового гетеродинирования, постоянного запоминающего устройства устройства цифрового гетеродинирования, первого и второго реверсивных счетчиков, первого и второго накапливающих N-разрядных сумматоров, первого и второго мультиплексоров, формирователя адреса записи, первого и второго оперативных запоминающих устройств череспериодной обработки, формирователя адреса чтения, первого и второго оптимальных фильтров, формирователя опорных сигналов, первой и второй микросхем FiFo “первый вошел, первый вышел”, устройства управления, первого и второго коммутаторов, при этом второй канал приема содержит устройство квадратурного фазового детектирования второго канала и устройство предварительной обработки второго канала, которые схемно-конструктивно выполнены аналогично устройству квадратурного фазового детектирования первого канала и устройству предварительной обработки первого канала, а также в когерентный приемник РЛС с цифровым устройством для амплитудной и фазовой корректировки квадратурных составляющих принимаемого сигнала включены первый и второй дешифраторы, кварцевый генератор, преобразователь уровня, делитель частоты, полосовой фильтр, дифференцирующая цепочка, интегрирующая цепочка, первый и второй резонансные усилители, третий и четвертый мультиплексоры, синхронизатор сигналов, при этом вход приемника по первому каналу соединен с первым входом устройства квадратурного фазового детектирования первого канала, первый выход устройства квадратурного фазового детектирования первого канала соединен со вторым входом устройства предварительной обработки первого канала, первый выход устройства предварительной обработки первого канала соединен с первым входом третьего мультиплексора, выход третьего мультиплексора соединен с разъемом выходного сигнала реальной составляющей, разъем входного опорного сигнала соединен с входом делителя частоты и входом преобразователя уровня, выход делителя частоты соединен с входом полосового фильтра, выход полосового фильтра соединен с входом дифференцирующей цепочки и входом интегрирующей цепочки, выход дифференцирующей цепочки соединен с входом первого резонансного усилителя, первый выход резонансного усилителя соединен со вторым входом устройства квадратурного фазового детектирования первого канала, второй выход первого резонансного усилителя соединен со вторым входом устройства квадратурного фазового детектирования второго канала, выход интегрирующей цепочки соединен с входом второго резонансного усилителя, первый выход второго резонансного усилителя соединен с третьим входом устройства квадратурного фазового детектирования первого канала, второй выход второго резонансного усилителя соединен с третьим входом устройства квадратурного фазового детектирования второго канала, первый выход устройства квадратурного фазового детектирования второго канала соединен со вторым входом устройства предварительной обработки второго канала, первый выход устройства предварительной обработки второго канала соединен со вторым входом четвертого мультиплексора, выход четвертого мультиплексора соединен с разъемом выходного сигнала мнимой составляющей, первый выход синхронизатора сигналов соединен с входом кварцевого генератора, первый выход кварцевого генератора соединен с четвертым входом устройства квадратурного фазового детектирования первого канала, второй выход кварцевого генератора соединен с четвертым входом устройства квадратурного фазового детектирования второго канала, второй выход синхронизатора сигналов соединен с входом первого дешифратора, выход первого дешифратора соединен с пятым входом устройства квадратурного фазового детектирования первого канала, третий выход синхронизатора сигналов соединен с входом второго дешифратора, выход второго дешифратора соединен с пятым входом устройства квадратурного фазового детектирования второго канала, выход преобразователя уровня соединен с первым входом синхронизатора сигналов, второй выход устройства квадратурного фазового детектирования второго канала соединен с третьим входом синхронизатора сигналов, третий выход устройства квадратурного фазового детектирования второго канала соединен с третьим входом устройства предварительной обработки второго канала, второй выход устройства квадратурного фазового детектирования первого канала соединен со вторым входом синхронизатора сигналов, третий выход устройства квадратурного фазового детектирования первого канала соединен с третьим входом устройства предварительной обработки первого канала, пятый выход синхронизатора сигналов соединен с четвертым входом устройства предварительной обработки второго канала, шестой выход синхронизатора сигналов соединен с пятым входом устройства предварительной обработки второго канала, седьмой выход синхронизатора сигналов соединен с шестым входом устройства предварительной обработки второго канала, восьмой выход синхронизатора сигналов соединен с седьмым входом устройства предварительной обработки второго канала, девятый выход синхронизатора сигналов соединен с восьмым входом устройства предварительной обработки второго канала, десятый выход синхронизатора сигналов соединен с девятым входом устройства предварительной обработки второго канала, одиннадцатый выход синхронизатора сигналов является выходом импульса для формирования строба перестройки антенны, двенадцатый выход синхронизатора сигналов является выходом сигнала запуска оконечной ступени передатчика, тринадцатый выход синхронизатора сигналов является выходом сигнала, определяющего длительность импульса запуска передатчика, четырнадцатый выход синхронизатора сигналов является выходом сигнала, определяющего фазу импульса запуска передатчика, пятнадцатый выход синхронизатора сигналов является выходом сигнала импульса бланкирования приемника, шестнадцатый выход синхронизатора сигналов является выходом импульса, сопровождающего основной сигнал, семнадцатый выход синхронизатора сигналов является выходом импульса начала передачи, восемнадцатый выход синхронизатора сигналов соединен с десятым входом устройства предварительной обработки второго канала, девятнадцатый выход синхронизатора сигналов соединен с третьим входом третьего мультиплексора и третьим входом четвертого мультиплексора, двадцатый выход синхронизатора сигналов соединен с четвертым входом устройства предварительной обработки первого канала, двадцать первый выход синхронизатора сигналов соединен с пятым входом устройства предварительной обработки первого канала, двадцать второй выход синхронизатора сигналов соединен с шестым входом устройства предварительной обработки первого канала, двадцать третий выход синхронизатора сигналов соединен с седьмым входом устройства предварительной обработки первого канала, двадцать четвертый выход синхронизатора сигналов соединен с восьмым входом устройства предварительной обработки первого канала, двадцать пятый выход синхронизатора сигналов соединен с девятым входом устройства предварительной обработки первого канала, двадцать шестой выход синхронизатора сигналов соединен с десятым входом устройства предварительной обработки первого канала, разъем магистрали параллельной информации соединен параллельно с первым, одиннадцатым, двенадцатым, тринадцатым входами устройства предварительной обработки первого канала и с первым, одиннадцатым, двенадцатым, тринадцатым входами устройства предварительной обработки второго канала и с четвертым выходом синхронизатора сигналов, второй выход устройства предварительной обработки первого канала соединен с первым входом четвертого мультиплексора, второй выход устройства предварительной обработки второго канала соединен со вторым входом третьего мультиплексора, в устройстве квадратурного фазового детектирования первого канала первый вход соединен с первым входом сумматора, выход сумматора соединен с первым входом блока усилителей с временной автоматической регулировкой усиления, выход блока усилителей с временной автоматической регулировкой усиления соединен с первым входом первого смесителя частот и с первым входом второго смесителя частот, выход первого смесителя частот соединен с первым входом первого операционного усилителя, выход первого операционного усилителя соединен с входом первого фильтра низких частот, выход первого фильтра низких частот соединен с первым выходом устройства квадратурного фазового детектирования первого канала, с входом первой схемы контроля и с входом первого интегратора, выход первого интегратора соединен с входом первого компаратора напряжений, выход первого компаратора напряжений соединен со вторым входом первого операционного усилителя, выход второго смесителя частот соединен с первым входом второго операционного усилителя, выход второго операционного усилителя соединен с входом второго фильтра низких частот, выход второго фильтра низких частот соединен с третьим выходом устройства квадратурного фазового детектирования первого канала, с входом второй схемы контроля и с входом второго интегратора, выход второго интегратора соединен с входом второго компаратора напряжений, выход второго компаратора напряжений соединен со вторым входом второго операционного усилителя, выход первой схемы контроля соединен с первым входом схемы формирования сигнала исправности, выход второй схемы контроля соединен со вторым входом схемы формирования сигнала исправности, выход схемы формирования сигнала исправности соединен со вторым выходом устройства квадратурного фазового детектирования первого канала, четвертый вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом сумматора, второй вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом первого смесителя частот, третий вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом второго смесителя частот, пятый вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом блока усилителей с временной автоматической регулировкой усиления, разъем входного сигнала второго канала соединен с первым входом устройства фазового детектирования второго канала, первый вход устройства предварительной обработки первого канала соединен с третьим входом первого мультиплексора, второй вход устройства предварительной обработки первого канала соединен со вторым входом первого аналого-цифрового преобразователя, выход первого аналого-цифрового преобразователя соединен с первым входом первого устройства корректировки коэффициентов, выход первого устройства корректировки коэффициентов соединен с пятым входом устройства цифрового гетеродинирования, первый выход устройства цифрового гетеродинирования соединен с первым входом первого N-разрядного накапливающего сумматора, первый выход первого N-разрядного накапливающего сумматора соединен с первым входом первого мультиплексора, выход первого мультиплексора соединен с первым входом оперативного запоминающего устройства череспериодной обработки и со вторым входом первого коммутатора, выход первого оперативного запоминающего устройства череспериодной обработки соединен с первым входом оптимального фильтра, выход первого оптимального фильтра соединен с первым входом первой микросхемы FiFo, выход первой микросхемы FiFo соединен с первым входом первого коммутатора напряжений, выход первого коммутатора напряжений соединен с первым выходом устройства предварительной обработки первого канала, третий вход устройства предварительной обработки первого канала соединен с первым входом второго аналого-цифрового преобразователя, выход второго аналого-цифрового преобразователя соединен с первым входом второго устройства корректировки коэффициентов, выход второго устройства корректировки коэффициентов соединен со вторым входом устройства цифрового гетеродинирования, второй выход устройства цифрового гетеродинирования соединен с первым входом второго N-разрядного накапливающего сумматора, первый выход второго N-разрядного накапливающего сумматора соединен с первым входом второго мультиплексора, выход второго мультиплексора соединен с первым входом второго оперативного запоминающего устройства череспериодной обработки и со вторым входом второго коммутатора, выход второго оперативного запоминающего устройства череспериодной обработки соединен с первым входом второго оптимального фильтра, выход второго оптимального фильтра соединен с первым входом второй микросхемы FiFo, выход второй микросхемы FiFo соединен с первым входом второго коммутатора, выход второго коммутатора соединен со вторым выходом устройства предварительной обработки первого канала, второй выход первого N-разрядного накапливающего сумматора соединен с первым входом первого реверсивного счетчика, выход первого реверсивного счетчика соединен с входом первого цифроаналогового преобразователя, выход первого цифроаналогового преобразователя соединен с первым входом первого аналого-цифрового преобразователя, второй выход второго N-разрядного накапливающего сумматора соединен с первым входом второго реверсивного счетчика, выход второго реверсивного счетчика соединен с входом второго цифроаналогового преобразователя, выход второго цифроаналогового преобразователя соединен со вторым входом аналого-цифрового преобразователя, четвертый вход устройства предварительной обработки первого канала соединен параллельно с третьим входом второго аналого-цифрового преобразователя, с третьим входом первого аналого-цифрового преобразователя, с первым входом устройства цифрового гетеродинирования, с третьим входом второго устройства корректировки коэффициентов, с третьим входом первого устройства корректировки коэффициентов, пятый вход устройства предварительной обработки первого канала соединен с входом постоянного запоминающего устройства устройства цифрового гетеродинирования, первый выход постоянного запоминающего устройства устройства цифрового гетеродинирования соединен с третьим входом устройства цифрового гетеродинирования, второй выход постоянного запоминающего устройства цифрового гетеродинирования соединен с четвертым входом устройства цифрового гетеродинирования, шестой вход устройства предварительной обработки первого канала соединен со вторым входом второго N-разрядного накапливающего сумматора и со вторым входом первого N-разрядного накапливающего сумматора, седьмой вход устройства предварительной обработки первого канала соединен с третьим входом второго N-разрядного накапливающего сумматора и с третьим входом первого N-разрядного накапливающего сумматора, восьмой вход устройства предварительной обработки первого канала соединен со вторым входом второго реверсивного счетчика, со вторым входом второго мультиплексора, с входом формирователя адреса записи, со вторым входом первого мультиплексора и со вторым входом первого реверсивного счетчика, девятый вход устройства предварительной обработки первого канала соединен с входом формирователя адреса чтения, с входом формирователя опорных сигналов, со вторым входом второй микросхемы FiFo, с входом устройства управления и со вторым входом первой микросхемы FiFo, десятый вход устройства предварительной обработки первого канала соединен с третьим входом первого коммутатора и третьим входом второго коммутатора, первый выход устройства управления соединен с третьим входом первой микросхемы FiFo, второй выход устройства управления соединен с четвертым входом первой микросхемы FiFo, третий выход устройства управления соединен с третьим входом второй микросхемы FiFo, четвертый выход устройства управления соединен с четвертым входом второй микросхемы FiFo, первый выход формирователя опорных сигналов соединен со вторым входом первого оптимального фильтра, второй выход формирователя опорных сигналов соединен со вторым входом второго оптимального фильтра, выход формирователя адреса записи соединен со вторым входом первого оперативного запоминающего устройства череспериодной обработки и вторым входом второго оперативного запоминающего устройства череспериодной обработки, выход формирователя адреса чтения соединен с третьим входом первого оперативного запоминающего устройства череспериодной обработки и с третьим входом второго оперативного запоминающего устройства череспериодной обработки, одиннадцатый вход устройства предварительной обработки первого канала соединен с третьим входом второго мультиплексора, межкаскадные связи в устройстве квадратурного фазового детектирования второго канала аналогичны межкаскадным связям в устройстве квадратурного фазового детектирования первого канала, межкаскадные связи устройства предварительной обработки второго канала аналогичны межкаскадным связям в устройстве предварительной обработки первого канала.

Отличительными признаками от прототипа является то, что в первый канал приема входит устройство квадратурного фазового детектирования и устройство предварительной обработки, при этом устройство квадратурного фазового детектирования первого канала содержит сумматор, блок усилителей с временной автоматической регулировкой усиления, первый и второй смесители частот, первый и второй операционные усилители, первый и второй компараторы напряжений, первый и второй фильтры низких частот, первый и второй интеграторы, первую и вторую схемы контроля и схему формирования сигнала исправности, в свою очередь устройство предварительной обработки первого канала состоит из первого и второго аналого-цифровых преобразователей, первого и второго устройства корректировки коэффициентов, первого и второго цифроаналоговых преобразователей, устройства цифрового гетеродинирования, постоянного запоминающего устройства устройства цифрового гетеродинирования, первого и второго реверсивных счетчиков, первого и второго накапливающих сумматоров, первого и второго мультиплексоров, формирователя адреса записи, первого и второго оперативных запоминающих устройств череспериодной обработки, формирователя адреса чтения, первого и второго оптимальных фильтров, формирователя опорных сигналов, первой и второй микросхем FiFo “первый вошел, первый вышел”, устройства управления, первого и второго коммутаторов, при этом второй канал приема содержит устройство квадратурного фазового детектирования второго канала и устройство предварительной обработки второго канала, которые схемно-конструктивно выполнены аналогично устройству квадратурного фазового детектирования первого канала и устройству предварительной обработки первого канала, а также в радиоприемное устройство когерентной РЛС с оптимальной фильтрацией сигнала включены первый и второй дешифраторы, кварцевый генератор, преобразователь уровня, делитель частоты, полосовой фильтр, дифференцирующая цепочка, интегрирующая цепочка, первый и второй резонансные усилители, третий и четвертый мультиплексоры, синхронизатор сигналов и новые межкаскадные связи между ними.

Предлагаемое техническое решение обеспечивает управляемое усиление, преобразование частоты, разложение на квадратурные составляющие, аналого-цифровое преобразование сигналов, идентичность амплитудных и фазовых характеристик мнимой и реальной составляющих сигнала, цифровое гетеродинирование, накопление, оптимальную фильтрацию (сжатие фазокодоманипулированных сигналов), поступающих с высокочастотного приемника РЛС.

На фиг.1 приведена функциональная электрическая схема предлагаемого устройства, на фиг.2 – то же, продолжение фиг.1, на фиг.3 приведены временные диаграммы работы устройства при наличии команды «Вкл. строба перестройки частоты».

Когерентный приемник РЛС с цифровым устройством для амплитудной и фазовой корректировки квадратурных составляющих принимаемого сигнала содержит первый и второй каналы приема.

В первый канал приема входит устройство квадратурного фазового детектирования первого канала и устройство предварительной обработки первого канала, при этом устройство квадратурного фазового детектирования первого канала содержит сумматор 9, блок усилителей с временной автоматической регулировкой усиления 12, первый 13 и второй 14 смесители частот, первый 15 и второй 17 операционные усилители, первый 16 и второй 18 компараторы напряжений, первый 19 и второй 21 фильтры низких частот, первый 20 и второй 22 интеграторы, первую 23, вторую 24 схемы контроля и схему формирования сигнала исправности 25. В свою очередь устройство предварительной обработки первого канала состоит из первого 26 и второго 27 аналого-цифровых преобразователей, первого 66 и второго 67 устройства корректировки коэффициентов, первого 28 и второго 35 цифроаналоговых преобразователей, устройства цифрового гетеродинирования 29, постоянного запоминающего устройства устройства цифрового гетеродинирования 30, первого 31 и второго 34 реверсивных счетчиков, первого 32 и второго 33 N-разрядных накапливающих сумматоров, первого 36 и второго 38 мультиплексоров, формирователя адреса записи 37, первого 39 и второго 40 оперативных запоминающих устройств череспериодной обработки, формирователя адреса чтения 41, первого 42 и второго 44 оптимальных фильтров, формирователя опорных сигналов 43, первой 45 и второй 47 микросхем FiFo (“первый вошел, первый вышел”), устройства управления 46, первого 48 и второго 49 коммутаторов.

Второй канал приема содержит устройство квадратурного фазового детектирования второго канала и устройство предварительной обработки второго канала, которые схемно-конструктивно выполнены аналогично устройству квадратурного фазового детектирования первого канала и устройству предварительной обработки первого канала.

В когерентный приемник РЛС с цифровым устройством для амплитудной и фазовой корректировки квадратурных составляющих принимаемого сигнала включены первый 5 и второй 4 дешифраторы, кварцевый генератор 3, преобразователь уровня 1, делитель частоты 2, полосовой фильтр 6, дифференцирующая цепочка 7, интегрирующая цепочка 8, первый 10 и второй 11 резонансные усилители, третий 51 и четвертый 52 мультиплексоры и синхронизатор сигналов 50.

Когерентный приемник также содержит разъем входного сигнала 53 первого канала, разъем входного опорного сигнала 54, разъем входного сигнала второго канала 55, контакт импульса для формирования строба перестройки антенны 56, контакт сигнала запуска оконечной ступени передатчика 57, контакт сигнала, определяющего длительность импульса запуска передатчика 58, контакт сигнала, определяющего фазу импульса запуска передатчика 59, контакт сигнала импульса бланкирования приемника 60, контакт импульса, сопровождающего основной сигнал 61, контакт импульса начала передачи 62, разъем выходного сигнала реальной составляющей 63, разъем выходного сигнала мнимой составляющей 64 и магистраль параллельной информации 65.

Разъем входного сигнала первого канала 53 соединен с первым входом устройства квадратурного фазового детектирования первого канала. Первый выход устройства квадратурного фазового детектирования первого канала соединен со вторым входом устройства предварительной обработки первого канала. Первый выход устройства предварительной обработки первого канала соединен с первым входом третьего мультиплексора 51.

Выход третьего мультиплексора 51 соединен с разъемом выходного сигнала реальной составляющей 63. Разъем входного опорного сигнала 54 соединен с входом делителя частоты 2 и входом преобразователя уровня 1. Выход делителя частоты 2 соединен с входом полосового фильтра 6. Выход полосового фильтра 6 соединен с входом дифференцирующей цепочки 7 и входом интегрирующей цепочки 8. Выход дифференцирующей цепочки 7 соединен с входом первого резонансного усилителя 10. Первый выход резонансного усилителя 10 соединен со вторым входом устройства квадратурного фазового детектирования первого канала.

Второй выход первого резонансного усилития 10 соединен со вторым входом устройства квадратурного фазового детектирования второго канала. Выход интегрирующей цепочки 8 соединен с входом второго резонансного усилителя 11. Первый выход второго резонансного усилителя 11 соединен с третьим входом устройства квадратурного фазового детектирования первого канала. Второй выход второго резонансного усилителя 11 соединен с третьим входом устройства квадратурного фазового детектирования второго канала.

Разъем входного сигнала второго канала 55 соединен с первым входом устройства квадратурного фазового детектирования второго канала. Первый выход устройства квадратурного фазового детектирования второго канала соединен со вторым входом устройства предварительной обработки второго канала.

Первый выход устройства предварительной обработки второго канала соединен со вторым входом четвертого мультиплексора 52. Выход четвертого мультиплексора 52 соединен с разъемом выходного сигнала мнимой составляющей 64.

Первый выход синхронизатора сигналов 50 соединен с входом кварцевого генератора 3. Первый выход кварцевого генератора 3 соединен с четвертым входом устройства квадратурного фазового детектирования первого канала. Второй выход кварцевого генератора 3 соединен с четвертым входом устройства квадратурного фазового детектирования второго канала.

Второй выход синхронизатора сигналов 50 соединен с входом первого дешифратора 5. Выход первого дешифратора 5 соединен с пятым входом устройства квадратурного фазового детектирования первого канала.

Третий выход синхронизатора сигналов 50 соединен с входом второго дешифратора 4. Выход второго дешифратора 4 соединен с пятым входом устройства квадратурного фазового детектирования второго канала. Выход преобразователя уровня 1 соединен с первым входом синхронизатора сигналов 50. Второй выход устройства квадратурного фазового детектирования второго канала соединен с третьим входом синхронизатора сигналов 50. Третий выход устройства квадратурного фазового детектирования второго канала соединен с третьим входом устройства предварительной обработки второго канала.

Второй выход устройства квадратурного фазового детектирования первого канала соединен со вторым входом синхронизатора сигналов 50.

Третий выход устройства квадратурного фазового детектирования первого канала соединен с третьим входом устройства предварительной обработки первого канала.

Пятый выход синхронизатора сигналов 50 соединен с четвертым входом устройства предварительной обработки второго канала.

Шестой выход синхронизатора сигналов 50 соединен с пятым входом устройства предварительной обработки второго канала.

Седьмой выход синхронизатора сигналов 50 соединен с шестым входом устройства предварительной обработки второго канала.

Восьмой выход синхронизатора сигналов 50 соединен с седьмым входом устройства предварительной обработки второго канала.

Девятый выход синхронизатора сигналов 50 соединен с восьмым входом устройства предварительной обработки второго канала.

Десятый выход синхронизатора сигналов 50 соединен с девятым входом устройства предварительной обработки второго канала.

Одиннадцатый выход синхронизатора сигналов 50 соединен с контактом импульса для формирования строба перестройки антенны 56.

Двенадцатый выход синхронизатора сигналов 50 соединен с контактом сигнала запуска оконечной ступени передатчика 57.

Тринадцатый выход синхронизатора сигналов 50 соединен с контактом сигнала, определяющего длительность импульса запуска передатчика 58.

Четырнадцатый выход синхронизатора сигналов 50 соединен с контактом сигнала, определяющего фазу импульса запуска передатчика 59.

Пятнадцатый выход синхронизатора сигналов 50 соединен с контактом сигнала импульса бланкирования приемника 60.

Шестнадцатый выход синхронизатора сигналов 50 соединен с контактом импульса, сопровождающего основной сигнал 61.

Семнадцатый выход синхронизатора сигналов 50 соединен с контактом импульса начала передачи 62.

Восемнадцатый выход синхронизатора сигналов 50 соединен с десятым входом устройства предварительной обработки второго канала.

Девятнадцатый выход синхронизатора сигналов 50 соединен с третьим входом третьего мультиплексора 51 и третьим входом четвертого мультиплексора 52.

Двадцатый выход синхронизатора сигналов 50 соединен с четвертым входом устройства предварительной обработки первого канала.

Двадцать первый выход синхронизатора сигналов 50 соединен с пятым входом устройства предварительной обработки первого канала.

Двадцать второй выход синхронизатора сигналов 50 соединен с шестым входом устройства предварительной обработки первого канала.

Двадцать третий выход синхронизатора сигналов 50 соединен с седьмым входом устройства предварительной обработки первого канала.

Двадцать четвертый выход синхронизатора сигналов 50 соединен с восьмым входом устройства предварительной обработки первого канала.

Двадцать пятый выход синхронизатора сигналов 50 соединен с девятым входом устройства предварительной обработки первого канала.

Двадцать шестой выход синхронизатора сигналов 50 соединен с десятым входом устройства предварительной обработки первого канала.

Разъем магистрали параллельной информации 65 соединен параллельно с первым, одиннадцатым, двенадцатым, тринадцатым входами устройства предварительной обработки первого канала и с первым, одиннадцатым, двенадцатым, тринадцатым входами устройства предварительной обработки второго канала и четвертым выходом синхронизатора сигналов 50.

Второй выход устройства предварительной обработки первого канала соединен с первым входом четвертого мультиплексора 52.

Второй выход устройства предварительной обработки второго канала соединен со вторым входом третьего мультиплексора 51.

В устройстве квадратурного фазового детектирования первого канала первый вход соединен с первым входом сумматора 9. Выход сумматора 9 соединен с первым входом блока усилителей с временной автоматической регулировкой усиления 12. Выход блока усилителей с временной автоматической регулировкой усиления соединен с первым входом первого смесителя частоты 13 и с первым входом второго смесителя частоты 14.

Выход первого смесителя частот 13 соединен с первым входом первого операционного усилителя 15. Выход первого операционного усилителя 15 соединен с входом первого фильтра низких частот 19. Выход первого фильтра низких частот 19 соединен с первым выходом устройства квадратурного фазового детектирования первого канала, с входом первой схемы контроля 23 и с входом первого интегратора 20.

Выход первого интегратора 20 соединен с входом первого компаратора напряжений 16. Выход первого компаратора напряжений 16 соединен со вторым входом первого операционного усилителя 15. Выход второго смесителя частот 14 соединен с первым входом второго операционного усилителя 17. Выход второго операционного усилителя 17 соединен с входом второго фильтра низких частот 21. Выход второго фильтра низких частот 21 соединен с третьим выходом устройства квадратурного фазового детектирования первого канала, с входом второй схемы контроля 24, с входом второго интегратора 22.

Выход второго интегратора 22 соединен с входом второго компаратора напряжений 18. Выход второго компаратора напряжений 18 соединен со вторым входом второго операционного усилителя 17. Выход первой схемы контроля 23 соединен с первым входом схемы формирования сигнала исправности 25.

Выход второй схемы контроля 24 соединен со вторым входом схемы формирования сигнала исправности 25. Выход схемы формирования сигнала исправности 25 соединен со вторым выходом устройства квадратурного фазового детектирования первого канала.

Четвертый вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом сумматора 9.

Второй вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом первого смесителя частот 13.

Третий вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом второго смесителя частот 14.

Пятый вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом блока усилителей с временной автоматической регулировкой усиления 12.

Первый вход устройства предварительной обработки первого канала соединен с третьим входом первого мультиплексора 36.

Второй вход устройства предварительной обработки первого канала соединен со вторым входом первого аналого-цифрового преобразователя 26.

Выход первого аналого-цифрового преобразователя 26 соединен с первым входом первого устройства корректировки коэффициентов 66, выход первого устройства корректировки коэффициентов 66 соединен с пятым входом устройства цифрового гетеродинирования 29.

Первый выход устройства цифрового гетеродинирования 29 соединен с первым входом первого N-разрядного накапливающего сумматора 32. Первый выход первого N-разрядного накапливающего сумматора 32 соединен с первым входом первого мультиплексора 36. Выход первого мультиплексора 36 соединен с первым входом оперативного запоминающего устройства череспериодной обработки 39 и со вторым входом первого коммутатора 48. Выход первого оперативного запоминающего устройства череспериодной обработки 39 соединен с первым входом оптимального фильтра 42. Выход первого оптимального фильтра 42 соединен с первым входом первой микросхемы FiFo 45. Выход первой микросхемы FiFo 45 соединен с первым входом первого коммутатора напряжений 48.

Выход первого коммутатора напряжений 48 соединен с первым выходом устройства предварительной обработки первого канала.

Третий вход устройства предварительной обработки первого канала соединен с первым входом второго аналого-цифрового преобразователя 27. Выход второго аналого-цифрового преобразователя 27 соединен с первым входом второго устройства корректировки коэффициентов 67, выход второго устройства корректировки коэффициентов 67 соединен со вторым входом устройства цифрового гетеродинирования 29. Второй выход устройства цифрового гетеродинирования 29 соединен с первым входом второго N-разрядного накапливающего сумматора 33. Первый выход второго N-разрядного накапливающего сумматора 33 соединен с первым входом второго мультиплексора 38. Выход второго мультиплексора 38 соединен с первым входом второго оперативного запоминающего устройства череспериодной обработки 40 и со вторым входом второго коммутатора 49. Выход второго оперативного запоминающего устройства череспериодной обработки 40 соединен с первым входом второго оптимального фильтра 44. Выход второго оптимального фильтра 44 соединен с первым входом второй микросхемы FiFo 47. Выход второй микросхемы FiFo 47 соединен с первым входом второго коммутатора 49. Выход второго коммутатора 49 соединен со вторым выходом устройства предварительной обработки первого канала. Второй выход первого N-разрядного накапливающего сумматора 32 соединен с первым входом первого реверсивного счетчика 31. Выход первого реверсивного счетчика 31 соединен с входом первого цифроаналогового преобразователя 28. Выход первого цифроаналогового преобразователя 28 соединен с первым входом первого аналого-цифрового преобразователя 26. Второй выход второго N-разрядного накапливающего сумматора 33 соединен с первым входом второго реверсивного счетчика 34. Выход второго реверсивного счетчика 34 соединен с входом второго цифроаналогового преобразователя 35. Выход второго цифроаналогового преобразователя 35 соединен со вторым входом аналого-цифрового преобразователя 27.

Четвертый вход устройства предварительной обработки первого канала соединен параллельно с третьим входом второго аналого-цифрового преобразователя 27, с третьим входом первого аналого-цифрового преобразователя 26, с первым входом устройства цифрового гетеродинирования 29, с третьим входом первого устройства корректировки коэффициентов 66, с третьим входом второго устройства корректировки коэффициентов 67.

Пятый вход устройства предварительной обработки первого канала соединен с входом постоянного запоминающего устройства устройства цифрового гетеродинирования 30. Первый выход постоянного запоминающего устройства устройства цифрового гетеродинирования 30 соединен с третьим входом устройства цифрового гетеродинирования 29. Второй выход постоянного запоминающего устройства цифрового гетеродинирования 30 соединен с четвертым входом устройства цифрового гетеродинирования 29.

Шестой вход устройства предварительной обработки первого канала соединен со вторым входом второго N-разрядного накапливающего сумматора 33, со вторым входом первого N-разрядного накапливающего сумматора 32.

Седьмой вход устройства предварительной обработки первого канала соединен с третьим входом второго N-разрядного накапливающего сумматора 33, с третьим входом первого N-разрядного накапливающего сумматора 3.

Восьмой вход устройства предварительной обработки первого канала соединен со вторым входом второго реверсивного счетчика 34, со вторым входом второго мультиплексора 38, с входом формирователя адреса записи 37, со вторым входом первого мультиплексора 36, со вторым входом первого реверсивного счетчика 31.

Девятый вход устройства предварительной обработки первого канала соединен с входом формирователя адреса чтения 41, с входом формирователя опорных сигналов 43, со вторым входом второй микросхемы FiFo 47, с входом устройства управления 46, со вторым входом первой микросхемы FiFo 45.

Десятый вход устройства предварительной обработки первого канала соединен с третьим входом первого коммутатора 48 и третьим входом второго коммутатора 49. Первый выход устройства управления 46 соединен с третьим входом первой микросхемы FiFo 45. Второй выход устройства управления 46 соединен с четвертым входом первой микросхемы FiFo 45. Третий выход устройства управления 46 соединен с третьим входом второй микросхемы FiFo 47. Четвертый выход устройства управления 46 соединен с четвертым входом второй микросхемы FiFo 47. Первый выход формирователя опорных сигналов 43 соединен со вторым входом первого оптимального фильтра 42. Второй выход формирователя опорных сигналов 43 соединен со вторым входом второго оптимального фильтра 44. Выход формирователя адреса записи 37 соединен со вторым входом первого оперативного запоминающего устройства череспериодной обработки 39 и со вторым входом второго оперативного запоминающего устройства череспериодной обработки 40. Выход формирователя адреса чтения 41 соединен с третьим входом первого оперативного запоминающего устройства череспериодной обработки 39 и с третьим входом второго оперативного запоминающего устройства череспериодной обработки 40.

Одиннадцатый вход устройства предварительной обработки первого канала соединен с третьим входом второго мультиплексора 38.

Межкаскадные связи в устройстве квадратурного фазового детектирования второго канала аналогичны межкаскадным связям в устройстве квадратурного фазового детектирования первого канала, межкаскадные связи устройства предварительной обработки второго канала аналогичны межкаскадным связям в устройстве предварительной обработки первого канала.

Когерентный приемник работает следующим образом

Устройство квадратурного фазового детектирования первого канала обеспечивает дискретное управляемое усиление входного сигнала, перенос спектра входного сигнала в область низких частот и разложение его на квадратурные составляющие (cos – Re реальная составляющая сигнала и sin – Im мнимая составляющая сигнала), последетекторную фильтрацию низких частот, привязку постоянной составляющей выходных сигналов к средней точке аналого-цифрового преобразователя и контроль исправности устройства.

Входной сигнал с первого канала РЛС на промежуточной частоте (fпч), содержащий доплеровское смещение частоты, с разъема входного сигнала первого канала 53 поступает на первый вход сумматора 9, затем на блок усилителей с временной автоматической регулировкой усиления 12, который усиливает принятый сигнал и производит частотную селекцию его. Коэффициент передачи усилителей изменяется дискретно по командам, поступающим с первого дешифратора 5. Команды управления на первый дешифратор 5 поступают с синхронизатора сигналов 50, управление которыми происходит по магистрали параллельной информации 65. Изменение коэффициента передачи блока усилителей обеспечивается за счет дискретного изменения величины последовательной отрицательной обратной связи ключами на полевых транзисторах.

Сигнал с выхода блока усилителей с временной автоматической регулировкой усиления 12 поступает на первый вход первого смесителя частот 13 и на первый вход второго смесителя частот 14. На вторые входы смесителей 12 и 13 поступают гетеродинные сигналы, сдвинутые по фазе друг относительно друга на 90°.

Формирование гетеродинных сигналов для смесителей частот обеспечивается из опорного сигнала, поступающего с разъема входного опорного сигнала 54 путем деления на два частоты входного опорного сигнала в делителе частоты 2, последующей фильтрацией гармоник полосовым фильтром 6 и сдвигом фаз в дифференцирующей и интегрирующей цепях и усилителем сигналов в усилителях 10 и 11.

Вследствие сдвига фаз сигналов в дифференцирующей и интегрирующей цепях в противоположные стороны на 45° сдвиг по фазе гетеродинных сигналов на вторых входах смесителей частот 13 и 14 составляет примерно 90°. Усилители 10 и 11 выполнены резонансными и точная установка сдвига фаз гетеродинных сигналов, равная 90°, обеспечивается настройкой резонансных контуров.

С выхода первого смесителя частот 13 низкочастотные сигналы усиливаются в первом операционном усилителе 15, проходят через первый фильтр низких частот 19 и поступают по цепи реальной составляющей первого канала (ReIk(cos)) на второй вход первого аналого-цифрового преобразователя 26 устройства предварительной обработки первого канала. Выходной сигнал со второго смесителя 14 обрабатывается аналогично во втором операционном усилителе 17, во втором фильтре низких частот 21 и по цепи мнимой составляющей первого канала (ImIk(sin)) поступает на первый вход второго аналого-цифрового преобразователя 27 устройства предварительной обработки первого канала.

Первый 19 и второй 21 фильтры низких частот выполнены в виде Т-образного пассивного фильтра пятого порядка с аппроксимацией Баттерворта на LC-элементах с частотой среза амплитудно-частотной характеристики, равной 3 МГц.

Стабилизации постоянной составляющей напряжения выходного сигнала на первом выходе устройства квадратурного фазового детектирования (выход I-ой квадратуры) обеспечивается следящей системой, состоящей из первого интегратора 20, первого компаратора 16, первого операционного усилителя 15 и первого фильтра низких частот 19. Выходной сигнал с первого фильтра низких частот 19 поступает на первый интегратор 20, имеющий большую постоянную времени интегрирования. После интегрирования сигнал поступает на вход первого компаратора 16, где сравнивается с пороговым напряжением. Выходной сигнал первого компаратора поступает на второй вход первого операционного усилителя изменяя его режим таким образом, чтобы обеспечить стабилизацию постоянной составляющей напряжения на выходе первой квадратуры.

Стабилизация постоянной составляющей напряжения выходного сигнала на третьем выходе устройства квадратурного фазового детектирования первого канала (выход II-ой квадратуры) производится следящей системой состоящей из второго интегратора 22, второго компаратора 18, второго операционного усилителя 17 и второго фильтра низких частот 21. Работа схемы стабилизации постоянной составляющей напряжения выходного сигнала на третьем выходе устройства квадратурного фазового детектирования первого канала производится аналогично стабилизации постоянной составляющей напряжения выходного сигнала I-ой квадратуры.

Коэффициенты передачи сигналов по выходам квадратур в устройстве квадратурного фазового детектирования первого канала одинаковы, а фазы сигналов сдвинуты на 90°.

Первая схема контроля 23, вторая схема контроля 24 и схема формирования сигнала исправности 25 формируют сигнал «Исправность».

Первая схема контроля 23 осуществляет контроль исправности устройства квадратурного фазового детектирования первого канала реальной составляющей сигнала, а вторая схема контроля 24 осуществляет контроль исправности по мнимой составляющей сигнала.

Контроль исправности по реальной составляющей обеспечивается двухполярной пороговой проверкой уровня сигнала. Сигнал с выхода первого фильтра низких частот 19 поступает на первую схему контроля. В первой схеме контроля 23 уровни сигнала на компараторах сравниваются с уровнями пороговых напряжений. Если уровни сигнала превышают уровни напряжения порогов в компараторах, выдается сигнал, поступающий на схему формирования сигнала исправности 25. Аналогично работает вторая схема контроля 24 по мнимой составляющей сигнала первого канала. При наличии сигналов с обоих схем контроля 23 и 24 схема формирования сигнала исправности 25 выдает сигнал “Исправность”, который поступает в синхронизатор сигналов 50 и по магистрали параллельной информации 65 поступает на выход когерентного приемника РЛС с цифровым устройством для амплитудной и фазовой корректировки квадратурных составляющих принимаемого сигнала.

Входной сигнал второго канала РЛС с разъема входного сигнала второго канала 55 поступает на первый вход устройства квадратурного фазового детектирования второго канала.

Устройство квадратурного фазового детектирования второго канала обеспечивает аналогичную обработку сигнала второго канала приема и схемно-конструктивно выполнено аналогично устройству первого канала.

Второй дешифратор 4 выполняет функции аналогично первому дешифратору только для второго канала приема. С выхода устройства квадратурного фазового детектирования второго канала реальная и мнимая составляющие низкочастотного сигнала поступают на второй и третий входы устройства предварительной обработки второго канала.

Устройство предварительной обработки первого канала выполняет следующие операции:

– преобразование четырех аналоговых входных сигналов (Re 1к, Im 1к, Re 2к, Im 2к) в двенадцатиразрядный код;

– производит цифровое гетеродинирование;

– обеспечивает оптимальную фильтрацию сигналов;

– производит мультиплексирование каналов;

– формирует корректирующие коэффициенты для цифрового гетеродинирования;

– компенсирует постоянную составляющую, возникающую на входах аналого-цифровых преобразователей;

– обеспечивает накопление сигнала;

производит корректировку идентичности амплитудных и фазовых характеристик квадратур;

выдает сигналы управления для передающего канала, высокочастотного приемника и синхронизации устройства предварительной обработки.

Работает устройство предварительной обработки первого канала следующим образом.

Первый аналого-цифровой преобразователь 26 производит перевод аналогового сигнала реальной составляющей первого канала в цифровую форму. Второй аналого-цифровой преобразователь 27 производит перевод аналогового сигнала мнимой составляющей первого канала в цифровую форму. После аналого-цифровых преобразователей первый 66 и второй 67 устройства корректировки коэффициентов корректируют искажения, возникающие при квадратурном преобразовании реальной и мнимой составляющих сигнала по алгоритму:

Reвых=Reвх

Imвых=ImвхС1+ReвхС2

С1=Kcos()

С2=tg(),

где К – исходное превышение коэффициента усиления в канала Re относительно канала Im;

– отклонение истинного положения осей от /2.

Значения коэффициентов C1, C2 поступают по магистрали параллельной информации 65 с бортовой цифровой вычислительной системы.

Устройство цифрового гетеродинирования 29 производит цифровое гетеродинирование, частота гетеродина задается по магистрали параллельной информации с точностью 0,8 Гц. Устройство цифрового гетеродинирования 29 выполняет операцию перемножения двух комплексных чисел:

Á1[i]=Á0[i]·K'[i],

где Á0[i]=Re0[i]+jIm0[i] – поступающие из аналого-цифрового преобразователя коды выборок квадратурных составляющих сигнала,

K'[i]=cos[i]-jsin[i] – корректирующие коэффициенты, поступающие из цифрового гетеродина,

[i]=[i-1]+; – фазовый набег.

Постоянное запоминающее устройство 30 устройства цифрового гетеродинирования выполнено на базе двух постоянных запоминающих устройств AT29C1024-70JI. Адрес чтения информации из постоянного запоминающего устройства 30 устройства цифрового гетеродинирования непрерывно формируется в соответствии с кодом . Чтение значений корректирующих коэффициентов происходит с частотой дискретизации аналого-цифрового преобразователя.

После гетеродинирования производится суммирование отсчетов сигнала на интервале одного элемента дальности

где n – номер элемента дальности реальной составляющей в первом N-разрядном накапливающем сумматоре 32, мнимой составляющей во втором N-разрядном накапливающем сумматоре 33.

Количество суммирующих выборок определяется кодом Nкв и может принимать значения от единицы до шестидесяти трех.

Первый аналого-цифровой преобразователь 26 охвачен цепью обратной связи, состоящей из реверсивного счетчика 31 и цифроаналогового преобразователя 28 для балансировки постоянной составляющей. Второй аналого-цифровой преобразователь 27 аналогично охвачен цепью обратной связи, состоящей из второго реверсивного счетчика 34 и второго цифроаналогового преобразователя 35 для балансировки постоянной составляющей. Для предотвращения переполнения разрядной сетки накопителей имеются первый 36 и второй 38 мультиплексоры, первое 39 и второе 40 оперативные запоминающие устройства череспериодной обработки предназначены для череспериодной обработки информации в первом 42 и втором 44 оптимальных фильтрах. Первый 48 и второй 49 коммутаторы осуществляют подачу информации на выходы третьего 51 и четвертого 52 мультиплексоров или непосредственно с первого 36 и второго 38 мультиплексоров или с первого 42 и второго 44 выходов оптимальных фильтров через микросхемы FiFo.

Синхронизатор сигналов 50 представляет собой электронную логическую схему, в которой логические операции выполняются под управлением внешних сигналов и, следовательно, синхронно с генерируемыми вне схемы тактовыми импульсами РЛС (Толковый словарь по вычислительным системам / Под ред. В.Иллингуорта и др. Пер. с англ. А.Кбелоцкого и др.; под ред. Е.К.Масловского. – М.: Машиностроение, 1990, с.471).

Управление работой синхронизатора сигналов 50 производится по магистрали параллельной информации (МПИ).

Для обеспечения синхронной работы синхронизатора сигналов 50 заявленного устройства с тактовыми сигналами РЛС используется опорный сигнал частотой 56 МГц с высокой стабильностью частоты 54, который поступает с задающего генератора РЛС. Этот опорный сигнал через преобразователь уровня 1 поступает на первый вход синхронизатора сигналов 50. Все выходные сигналы синхронизатора сигналов 50 сформированы на логических цифровых устройствах (триггерах, счетчиках, дешифраторах, регистрах, распределителях сигналов, буферных каскадах, схемах «И»,«И-НЕ»). Работа этих цифровых устройств описана в (Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств. 2-е, перераб., из доп. М.: Сов.радио 1975). Данные цифровые устройства расположены в микросхеме (ПЛИС) фирмы ALTERA ЕРМ 9560ARI208-10, на основе которой выполнен синхронизатор сигналов 50.

Схема соединений логических цифровых устройств в ПЛИС осуществляется по программе МАХ + Plus II, построение которой описано в (Комолов Д.А., Мяльк Р.А., Зобенко А.А., Филиппов А.С. Системы автоматизированного проектирования фирмы ALTERA MAX + Plus II и Quartus II. Краткое Описание и самоучитель. – М.: ИП РадиоСофт, 2002, с.256-281).

Синхронизатор сигналов 50 выдает сигналы управления для передающего канала, высокочастотного приемника:

– с одиннадцатого выхода импульс для формирования строба перестройки антенны (СПА) 56;

– с двенадцатого выхода сигнал запуска оконченной ступени передатчика (ИЗП) 57;

– с тринадцатого выхода сигнал, определяющий длительность импульса запуска передатчика (Д) 58;

– с четырнадцатого выхода сигнал, определяющий фазу импульса запуска передатчика (Д) 59;

– с пятнадцатого выхода сигнал импульса бланкирования приемника (ИБП) 60;

– с шестнадцатого выхода импульс, сопровождающий основной сигнал (СИ) 61;

– с семнадцатого выхода импульс начала передачи (ИНП) 62.

Предусмотрены два основных режима работы синхронизатора сигналов 50: режим НЧП (низкая частота повторения) и режим ВЧП/СЧП (высокая или средняя частота повторения). Смена режима производится командой «Вкл НЧП», поступающей из МПИ. При наличии данной команды дискрет установки периода ИЗП и задержки начала зоны приема относительно переднего фронта сигнала «Д» составляет 1/14 мкс, при ее отсутствии – 1/56 мкс.

Для управления периодом повторения ИЗП предусмотрены два слова в МПИ: старшие пять разрядов передаются в слове с одним адресом, младшие шестнадцать разрядов – в слове с другим адресом.

Управление формированием сигнала «Д» производится командой «Гладкий», поступающей из МПИ. При наличии данной команды сигнал «Д» представляет собой видеоимпульс длительностью 1/7·Nкв, где Nкв – количество выборок в элементе дальности, определяется кодом, поступающим из МПИ. Диапазон изменения Nкв – [1…63].

При отсутствии команды «Гладкий», сигнал «Д» представляет собой одну из кодовых последовательностей: тринадцатиэлементный код Баркера или минимаксный код длиной семьдесят один, сто двадцать семь, двести пятьдесят один элементов. Тип последовательности определяется двухразрядным кодом «N кода[1…0]».

Сигнал СПА формируется при наличии команды «Вкл СПА». Длительность СПА соответствует длительности строба перестройки частоты РЛС (СПЧ) и составляет 4,48 мс. Во время СПА блокируется выдача сигналов ИЗП, Д и Д. Временные диаграммы работы устройства при наличии команды «Вкл. СПА» приведены на фиг.3.

Временное положение фронтов сигналов Д, Д и переднего фронта сигнала ИБП относительно фронтов ИЗП выбрано исходя из данных статистики по отработке РЛС. Задний фронт сигнала ИБП привязан к началу зоны приема. Сигнал Д отстает от ИЗП на 11/14 мкс. Сигнал Д отстает от сигнала Д на 1/14 мкс.

Для синхронизации устройства предварительной обработки первого канала используются выходные сигналы с синхронизатора сигналов 50:

выход двадцать – сигнал дискретизации – меандр с частотой 7 МГц, предназначен для синхронизации АЦП и организации конвейерной обработки сигнала в первом аналого-цифровом преобразователе 26, в первом устройстве корректировки коэффициентов 66, во втором аналого-цифровом преобразователе 27, во втором устройстве корректировки коэффициентов 67, в устройстве цифрового гетеродинирования 29;

выход двадцать один – адрес ПЗУ 30 устройства цифрового гетеродинирования, вычисляется в синхронизаторе сигналов 50 по заданному значению частоты цифрового гетеродинирования, изменяется синхронно сигналом с выхода двадцать;

выход двадцать два – импульс начала суммирования. Определяет начало элемента дальности (обнуление первого 32 и второго 33 N-разрядных накапливающих сумматоров);

выход двадцать три – импульс конца суммирования. Определяет конец элемента дальности (запись данных из первого 32 и второго 33 N-разрядных накапливающих сумматоров в выходной буферный регистр);

выход двадцать четыре – инвертированные импульсы канала суммирования. Предназначены для организации конвейерной обработки в первом 36 и втором 38 мультиплексорах, для синхронизации счетчиков и управления записью данных в первом 39 и втором 40 оперативных запоминающих устройствах череспериодной обработки с помощью формирователя адреса записи 37;

выход двадцать пять – сигнал синхронизации оптимального фильтра – меандр с частотой 14 МГц. Предназначен для организации процесса обработки данных в оптимальном фильтре записи результатов в первой 45 и второй 47 микросхемах FiFo;

выход двадцать шесть – сигнал переключения коммутатора – логический уровень. Устанавливается по команде «Включение оптимального фильтра», поступающего из магистрали параллельной информации.

Сигнал управления выходными мультиплексорами (коммутаторами каналов) девятнадцать – меандр с частотой 7 МГц, если есть команда «Включение оптимального фильтра» или меандр с частотой 22 МГц – если отсутствует команда «Включение оптимального фильтра».

Сигналы с пятого, шестого, седьмого, восьмого, девятого, десятого и восемнадцатого выходов синхронизатора сигналов 50 используются для синхронизации устройства 50 предварительной обработки второго канала. Эти сигналы аналогичны сигналам с двадцатого, двадцать первого, двадцать второго, двадцать третьего, двадцать четвертого, двадцать пятого и двадцать шестого выходов соответственно.

Сигнал исправности устройства квадратурного фазового детектирования первого канала поступает на второй вход синхронизатора сигналов 50. Сигнал исправности устройства квадратурного фазового детектирования второго канала поступает на третий вход синхронизатора сигналов 50. Данные сигналы исправности формируются в устройствах квадратурного фазового детектирования первого и второго каналов при наличии команды «Включение контрольного сигнала», поступающего с первого выхода синхронизатора сигналов. Синхронизатор сигналов 50 выдает команду «Включение контрольного сигнала» на первый выход, если присутствует команда «Включение контрольного сигнала» из магистрали параллельной информации 65, поступающей на четвертый вход синхронизатора сигналов 50.

Команды управления временной автоматической регулировкой усиления для первого и второго устройства квадратурного фазового детектирования, поступающие по магистрали параллельной информации 65 на четвертый вход синхронизатора сигналов 50, передаются синхронизатором сигналов 50 на второй выход для подачи их на первый дешифратор 5 и на третий выход синхронизатора сигналов 50 для подачи их на второй дешифратор 4 соответственно.

Для временного сжатия фазокодоманипулированного сигнала используется череспериодная обработка информации, поступающая из накопителя. Для хранения данных сигнала предыдущего такта и записи данных текущего такта используются двух портовые оперативные запоминающие устройства. Формирование адресов записи и чтения для двух портовых оперативных запоминающих устройств осуществляется в формирователе адресов записи 37 и формирователе адресов чтения 41. Формирователь опорных сигналов 43 формирует массивы опорных функций для различных типов фазокодоманипулированных сигналов. Устройство управления 46 формирует сигналы управления первой 45 и второй 47 микросхем FiFo в зависимости от режима работы РЛС.

При сжатии фазокодоманипулированного сигнала для каждого элемента дальности вычисляется значение свертки:

где B[k] – элемент массива опорной функции.

С целью сокращения времени обработки информации в устройстве предварительной обработки первого канала используются шестьдесят четыре параллельно работающих устройства сжатия фазокодоманипулированных сигналов, таким образом одновременно обрабатывается информация для шестидесятичетырех элементов дальности.

Время обработки шестидесятичетырех элементов дальности определяется длиной фазокодоманипулированной последовательности Nфкмс

где FT – тактовая частота устройств сжатия, определяемая быстродействием микросхемы. В данном случае FT=7 МГц.

Так как необходимое число элементов дальности в общем случае больше шестидесятичетырех, сжатие фазокодоманипулированных сигналов производится за несколько циклов . Данные из первого 42 и второго 44 оптимальных фильтров записываются оперативно-запоминающим устройством типа FiFo в конце каждого цикла. После обработки всех элементов дальности производится передача всего массива данных FiFo во внешнее устройство в соответствии с заданным протоколом обмена. Частота передачи определяется параметрами внешнего устройства и в данном случае после мультиплексирования составляет 14 МГц.

Устройство управления управляет процессами записи информации из оптимального фильтра в FiFo и чтения информации из FiFo в соответствии с заданным количеством элементов дальности и временной диаграммой оптимального фильтра.

С выходов первого 42 и второго 44 оптимальных фильтров данные записываются в первую 45 и вторую 47 микросхемы FiFo соответственно, после окончания обработки всех элементов дальности данные из первой 45 и второй 47 микросхем FiFo подаются на выходные третий 51 и четвертый 52 мультиплексоры соответственно.

Устройство предварительной обработки второго канала обеспечивает аналогичную обработку выходного сигнала устройства квадратурного фазового детектирования второго канала, как в устройстве предварительной обработки первого канала и схемно-конструктивно выполнено аналогично устройству предварительной обработки первого канала.

Обработка сигналов в устройствах предварительной обработки второго канала и первого канала осуществляется по программе на программируемых логических интегральных микросхемах PLIS типа EPF10K200EB 1600-2.

Чтобы проверить точность при цифровой корректировке квадратур принимаемых сигналов формируется контрольный сигнал на кварцевом генераторе 3. Синхронизатор 50 по сигналу управления с магистрали 65 выдает на первый выход синхронизатора команду, которая поступает на кварцевый генератор 3 и разрешает формирование контрольного сигнала. Контрольный сигнал с первого выхода кварцевого генератора поступает на второй вход сумматора 9 устройства квадратурного фазового детектирования первого канала, а со второго выхода кварцевого генератора контрольный сигнал поступает на четвертый вход устройства квадратурного фазового детектирования второго канала на аналогичный сумматор, поступая тем самым в тракты обработки основного сигнала обоих каналов.

Расширение динамического диапазона приемного устройства обеспечивается за счет высокой линейности амплитудных характеристик блока усилителей с временной автоматической регулировкой усиления и смесителей. Первый 13 и второй 14 смесители выполнены по ключевой балансной схеме с управлением сигналом гетеродина величиной последовательной отрицательной обратной связи в усилителях смесителя, что тоже обеспечивает линейность смесителей.

Сигнал опорной частоты для синхронизатора сигналов 50 формируется в преобразователе уровня 1 из сигнала опорной частоты, поступающей с входного разъема входного опорного сигнала 54.

С третьего мультиплексора 51 выходной сигнал поступает на разъем выходного сигнала реальной составляющей 63, а с четвертого мультиплексора 52 выходной сигнал поступает на разъем выходного сигнала мнимой составляющей 64.

Применение предлагаемого когерентного приемника расширяет функциональные возможности за счет дополнительного выполнения следующих функций:

– выдает сигналы управления для передающего канала, высокочастотного приемника и синхронизации устройства предварительной обработки;

– обеспечивает управляемое усиление,

– компенсирует постоянную составляющую на входах аналого-цифрового преобразователя;

– формирует корректирующие коэффициенты для цифрового гетеродинирования;

– обеспечивает оптимальную фильтрацию сигналов;

– производит мультиплексирование каналов;

– производит цифровое гетеродинирование;.

– обеспечивает накопление;

– производит корректировку идентичности амплитудных и фазовых характеристик квадратур.

Улучшение основных технических параметров осуществляется за счет увеличения динамического диапазона устройства и увеличения точности при цифровой корректировке квадратур принимаемых сигналов.

По предлагаемому техническому решению изготовлены опытные образцы. Технические параметры подтверждены положительными результатами предварительных и летных испытаний.

Формула изобретения

Когерентный приемник РЛС с цифровым устройством для амплитудной и фазовой корректировки квадратурных составляющих принимаемого сигнала, содержащий первый аналого-цифровой преобразователь, первый и второй смесители частот, первый N-разрядный накапливающий сумматор, первый и второй компараторы напряжения отличающийся тем, что в первый канал приема входит устройство квадратурного фазового детектирования первого канала и устройство предварительной обработки первого канала, при этом устройство квадратурного фазового детектирования первого канала содержит сумматор, блок усилителей с временной автоматической регулировкой усиления, первый и второй смесители частот, первый и второй операционные усилители, первый и второй компараторы напряжений, первый и второй фильтры низких частот, первый и второй интеграторы, первую и вторую схемы контроля, схему формирования сигнала исправности, устройство предварительной обработки первого канала состоит из первого и второго аналого-цифрового преобразователей, первого и второго цифроаналоговых преобразователей, первого и второго устройств корректировки коэффициентов, устройства цифрового гетеродинирования, постоянного запоминающего устройства устройства цифрового гетеродинирования, первого и второго реверсивных счетчиков, первого и второго накапливающих N-разрядных сумматоров, первого и второго мультиплексоров, формирователя адреса записи, первого и второго оперативных запоминающих устройств череспериодной обработки, формирователя адреса чтения, первого и второго оптимальных фильтров, формирователя опорных сигналов, первой и второй микросхем FiFo “первый вошел, первый вышел”, устройства управления, первого и второго коммутаторов, при этом второй канал приема содержит устройство квадратурного фазового детектирования второго канала и устройство предварительной обработки второго канала, которые схемно-конструктивно выполнены аналогично устройству квадратурного фазового детектирования первого канала и устройству предварительной обработки первого канала, а также в когерентный приемник РЛС с цифровым устройством для амплитудной и фазовой корректировки квадратурных составляющих принимаемого сигнала включены первый и второй дешифраторы, кварцевый генератор, преобразователь уровня, делитель частоты, полосовой фильтр, дифференцирующая цепочка, интегрирующая цепочка, первый и второй резонансные усилители, третий и четвертый мультиплексоры, синхронизатор сигналов, при этом вход приемника по первому каналу соединен с первым входом устройства квадратурного фазового детектирования первого канала, первый выход устройства квадратурного фазового детектирования первого канала соединен со вторым входом устройства предварительной обработки первого канала, первый выход устройства предварительной обработки первого канала соединен с первым входом третьего мультиплексора, выход третьего мультиплексора соединен с разъемом выходного сигнала реальной составляющей, разъем входного опорного сигнала соединен с входом делителя частоты и входом преобразователя уровня, выход делителя частоты соединен с входом полосового фильтра, выход полосового фильтра соединен с входом дифференцирующей цепочки и входом интегрирующей цепочки, выход дифференцирующей цепочки соединен с входом первого резонансного усилителя, первый выход резонансного усилителя соединен со вторым входом устройства квадратурного фазового детектирования первого канала, второй выход первого резонансного усилителя соединен со вторым входом устройства квадратурного фазового детектирования второго канала, выход интегрирующей цепочки соединен с входом второго резонансного усилителя, первый выход второго резонансного усилителя соединен с третьим входом устройства квадратурного фазового детектирования первого канала, второй выход второго резонансного усилителя соединен с третьим входом устройства квадратурного фазового детектирования второго канала, первый выход устройства квадратурного фазового детектирования второго канала соединен со вторым входом устройства предварительной обработки второго канала, первый выход устройства предварительной обработки второго канала соединен со вторым входом четвертого мультиплексора, выход четвертого мультиплексора соединен с разъемом выходного сигнала мнимой составляющей, первый выход синхронизатора сигналов соединен с входом кварцевого генератора, первый выход кварцевого генератора соединен с четвертым входом устройства квадратурного фазового детектирования первого канала, второй выход кварцевого генератора соединен с четвертым входом устройства квадратурного фазового детектирования второго канала, второй выход синхронизатора сигналов соединен с входом первого дешифратора, выход первого дешифратора соединен с пятым входом устройства квадратурного фазового детектирования первого канала, третий выход синхронизатора сигналов соединен с входом второго дешифратора, выход второго дешифратора соединен с пятым входом устройства квадратурного фазового детектирования второго канала, выход преобразователя уровня соединен с первым входом синхронизатора сигналов, второй выход устройства квадратурного фазового детектирования второго канала соединен с третьим входом синхронизатора сигналов, третий выход устройства квадратурного фазового детектирования второго канала соединен с третьим входом устройства предварительной обработки второго канала, второй выход устройства квадратурного фазового детектирования первого канала соединен со вторым входом синхронизатора сигналов, третий выход устройства квадратурного фазового детектирования первого канала соединен с третьим входом устройства предварительной обработки первого канала, пятый выход синхронизатора сигналов соединен с четвертым входом устройства предварительной обработки второго канала, шестой выход синхронизатора сигналов соединен с пятым входом устройства предварительной обработки второго канала, седьмой выход синхронизатора сигналов соединен с шестым входом устройства предварительной обработки второго канала, восьмой выход синхронизатора сигналов соединен с седьмым входом устройства предварительной обработки второго канала, девятый выход синхронизатора сигналов соединен с восьмым входом устройства предварительной обработки второго канала, десятый выход синхронизатора сигналов соединен с девятым входом устройства предварительной обработки второго канала, одиннадцатый выход синхронизатора сигналов является выходом импульса для формирования строба перестройки антенны, двенадцатый выход синхронизатора сигналов является выходом сигнала запуска оконечной ступени передатчика, тринадцатый выход синхронизатора сигналов является выходом сигнала, определяющего длительность импульса запуска передатчика, четырнадцатый выход синхронизатора сигналов является выходом сигнала, определяющего фазу импульса запуска передатчика, пятнадцатый выход синхронизатора сигналов является выходом сигнала импульса бланкирования приемника, шестнадцатый выход синхронизатора сигналов является выходом импульса, сопровождающего основной сигнал, семнадцатый выход синхронизатора сигналов является выходом импульса начала передачи, восемнадцатый выход синхронизатора сигналов соединен с десятым входом устройства предварительной обработки второго канала, девятнадцатый выход синхронизатора сигналов соединен с третьим входом третьего мультиплексора и третьим входом четвертого мультиплексора, двадцатый выход синхронизатора сигналов соединен с четвертым входом устройства предварительной обработки первого канала, двадцать первый выход синхронизатора сигналов соединен с пятым входом устройства предварительной обработки первого канала, двадцать второй выход синхронизатора сигналов соединен с шестым входом устройства предварительной обработки первого канала, двадцать третий выход синхронизатора сигналов соединен с седьмым входом устройства предварительной обработки первого канала, двадцать четвертый выход синхронизатора сигналов соединен с восьмым входом устройства предварительной обработки первого канала, двадцать пятый выход синхронизатора сигналов соединен с девятым входом устройства предварительной обработки первого канала, двадцать шестой выход синхронизатора сигналов соединен с десятым входом устройства предварительной обработки первого канала, разъем магистрали параллельной информации соединен параллельно с первым, одиннадцатым, двенадцатым, тринадцатым входами устройства предварительной обработки первого канала и с первым, одиннадцатым, двенадцатым, тринадцатым входами устройства предварительной обработки второго канала и с четвертым выходом синхронизатора сигналов, второй выход устройства предварительной обработки первого канала соединен с первым входом четвертого мультиплексора, второй выход устройства предварительной обработки второго канала соединен со вторым входом третьего мультиплексора, в устройстве квадратурного фазового детектирования первого канала первый вход соединен с первым входом сумматора, выход сумматора соединен с первым входом блока усилителей с временной автоматической регулировкой усиления, выход блока усилителей с временной автоматической регулировкой усиления соединен с первым входом первого смесителя частот и с первым входом второго смесителя частот, выход первого смесителя частот соединен с первым входом первого операционного усилителя, выход первого операционного усилителя соединен с входом первого фильтра низких частот, выход первого фильтра низких частот соединен с первым выходом устройства квадратурного фазового детектирования первого канала, с входом первой схемы контроля и с входом первого интегратора, выход первого интегратора соединен с входом первого компаратора напряжений, выход первого компаратора напряжений соединен со вторым входом первого операционного усилителя, выход второго смесителя частот соединен с первым входом второго операционного усилителя, выход второго операционного усилителя соединен с входом второго фильтра низких частот, выход второго фильтра низких частот соединен с третьим выходом устройства квадратурного фазового детектирования первого канала, с входом второй схемы контроля и с входом второго интегратора, выход второго интегратора соединен с входом второго компаратора напряжений, выход второго компаратора напряжений соединен со вторым входом второго операционного усилителя, выход первой схемы контроля соединен с первым входом схемы формирования сигнала исправности, выход второй схемы контроля соединен со вторым входом схемы формирования сигнала исправности, выход схемы формирования сигнала исправности соединен со вторым выходом устройства квадратурного фазового детектирования первого канала, четвертый вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом сумматора, второй вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом первого смесителя частот, третий вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом второго смесителя частот, пятый вход устройства квадратурного фазового детектирования первого канала соединен со вторым входом блока усилителей с временной автоматической регулировкой усиления, разъем входного сигнала второго канала соединен с первым входом устройства фазового детектирования второго канала, первый вход устройства предварительной обработки первого канала соединен с третьим входом первого мультиплексора, второй вход устройства предварительной обработки первого канала соединен со вторым входом первого аналого-цифрового преобразователя, выход первого аналого-цифрового преобразователя соединен с первым входом первого устройства корректировки коэффициентов, выход первого устройства корректировки коэффициентов соединен с пятым входом устройства цифрового гетеродинирования, первый выход устройства цифрового гетеродинирования соединен с первым входом первого N-разрядного накапливающего сумматора, первый выход первого N-разрядного накапливающего сумматора соединен с первым входом первого мультиплексора, выход первого мультиплексора соединен с первым входом оперативного запоминающего устройства череспериодной обработки и со вторым входом первого коммутатора, выход первого оперативного запоминающего устройства череспериодной обработки соединен с первым входом оптимального фильтра, выход первого оптимального фильтра соединен с первым входом первой микросхемы FiFo, выход первой микросхемы FiFo соединен с первым входом первого коммутатора напряжений, выход первого коммутатора напряжений соединен с первым выходом устройства предварительной обработки первого канала, третий вход устройства предварительной обработки первого канала соединен с первым входом второго аналого-цифрового преобразователя, выход второго аналого-цифрового преобразователя соединен с первым входом второго устройства корректировки коэффициентов, выход второго устройства корректировки коэффициентов соединен со вторым входом устройства цифрового гетеродинирования, второй выход устройства цифрового гетеродинирования соединен с первым входом второго N-разрядного накапливающего сумматора, первый выход второго N-разрядного накапливающего сумматора соединен с первым входом второго мультиплексора, выход второго мультиплексора соединен с первым входом второго оперативного запоминающего устройства череспериодной обработки и со вторым входом второго коммутатора, выход второго оперативного запоминающего устройства череспериодной обработки соединен с первым входом второго оптимального фильтра, выход второго оптимального фильтра соединен с первым входом второй микросхемы FiFo, выход второй микросхемы FiFo соединен с первым входом второго коммутатора, выход второго коммутатора соединен со вторым выходом устройства предварительной обработки первого канала, второй выход первого N-разрядного накапливающего сумматора соединен с первым входом первого реверсивного счетчика, выход первого реверсивного счетчика соединен с входом первого цифроаналогового преобразователя, выход первого цифроаналогового преобразователя соединен с первым входом первого аналого-цифрового преобразователя, второй выход второго N-разрядного накапливающего сумматора соединен с первым входом второго реверсивного счетчика, выход второго реверсивного счетчика соединен с входом второго цифроаналогового преобразователя, выход второго цифроаналогового преобразователя соединен со вторым входом аналого-цифрового преобразователя, четвертый вход устройства предварительной обработки первого канала соединен параллельно с третьим входом второго аналого-цифрового преобразователя, с третьим входом первого аналого-цифрового преобразователя, с первым входом устройства цифрового гетеродинирования, с третьим входом второго устройства корректировки коэффициентов, с третьим входом первого устройства корректировки коэффициентов, пятый вход устройства предварительной обработки первого канала соединен с входом постоянного запоминающего устройства устройства цифрового гетеродинирования, первый выход постоянного запоминающего устройства устройства цифрового гетеродинирования соединен с третьим входом устройства цифрового гетеродинирования, второй выход постоянного запоминающего устройства цифрового гетеродинирования соединен с четвертым входом устройства цифрового гетеродинирования, шестой вход устройства предварительной обработки первого канала соединен со вторым входом второго N-разрядного накапливающего сумматора и со вторым входом первого N-разрядного накапливающего сумматора, седьмой вход устройства предварительной обработки первого канала соединен с третьим входом второго N-разрядного накапливающего сумматора и с третьим входом первого N-разрядного накапливающего сумматора, восьмой вход устройства предварительной обработки первого канала соединен со вторым входом второго реверсивного счетчика, со вторым входом второго мультиплексора, с входом формирователя адреса записи, со вторым входом первого мультиплексора и со вторым входом первого реверсивного счетчика, девятый вход устройства предварительной обработки первого канала соединен с входом формирователя адреса чтения, с входом формирователя опорных сигналов, со вторым входом второй микросхемы FiFo, с входом устройства управления и со вторым входом первой микросхемы FiFo, десятый вход устройства предварительной обработки первого канала соединен с третьим входом первого коммутатора и третьим входом второго коммутатора, первый выход устройства управления соединен с третьим входом первой микросхемы FiFo, второй выход устройства управления соединен с четвертым входом первой микросхемы FiFo, третий выход устройства управления соединен с третьим входом второй микросхемы FiFo, четвертый выход устройства управления соединен с четвертым входом второй микросхемы FiFo, первый выход формирователя опорных сигналов соединен со вторым входом первого оптимального фильтра, второй выход формирователя опорных сигналов соединен со вторым входом второго оптимального фильтра, выход формирователя адреса записи соединен со вторым входом первого оперативного запоминающего устройства череспериодной обработки и вторым входом второго оперативного запоминающего устройства череспериодной обработки, выход формирователя адреса чтения соединен с третьим входом первого оперативного запоминающего устройства череспериодной обработки и с третьим входом второго оперативного запоминающего устройства череспериодной обработки, одиннадцатый вход устройства предварительной обработки первого канала соединен с третьим входом второго мультиплексора, межкаскадные связи в устройстве квадратурного фазового детектирования второго канала аналогичны межкаскадным связям в устройстве квадратурного фазового детектирования первого канала, межкаскадные связи устройства предварительной обработки второго канала аналогичны межкаскадным связям в устройстве предварительной обработки первого канала.

РИСУНКИ

Categories: BD_2273000-2273999