Патент на изобретение №2248035

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2248035 (13) C1
(51) МПК 7
G06F7/38
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 27.01.2011 – прекратил действие

(21), (22) Заявка: 2003115783/09, 27.05.2003

(24) Дата начала отсчета срока действия патента:

27.05.2003

(45) Опубликовано: 10.03.2005

(56) Список документов, цитированных в отчете о
поиске:
RU 2192044 C1, 27.10.2002. RU 2171496 C1, 27.07.2001. SU 1833860 A1, 15.08.1993. SU 1793547 A1, 07.02.1993.

Адрес для переписки:

432027, г.Ульяновск, ул. Северный Венец, 32, Ульяновский государственный технический университет(УлГТУ), проректору по НИР

(72) Автор(ы):

Андреев Д.В. (RU)

(73) Патентообладатель(и):

Ульяновский государственный технический университет (RU)

(54) СИММЕТРИЧНЫЙ МОДУЛЬ

(57) Реферат:

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом изобретения является упрощение настройки на воспроизведение любой из n простых симметричных булевых функций, зависящих от n аргументов – входных двоичных сигналов, за счет обеспечения ее реализации с помощью двух управляющих сигналов. Указанный технический результат достигается за счет того, что модуль содержит n D-триггеров, n элементов “И” и n элементов “ИЛИ”, причем выход i-го элемента “И” соединен с первым входом i-го элемента “ИЛИ”, подключенного вторым входом к входу данных i-го D-триггера, вход установки и тактовый вход которого соединены соответственно с первым и вторым управляющими входами модуля, подключенного i-м информационным входом к первому входу i-го элемента “И”, второй вход которого соединен с неинвертирующим выходом i-го D-триггера, выход каждого предыдущего элемента “ИЛИ” подключен к второму входу последующего элемента “ИЛИ”, а второй вход первого и выход n-го элементов “ИЛИ” соединены соответственно с шиной нулевого потенциала и выходом модуля. 2 ил.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны симметричные модули (см., например, фиг.1 в описании изобретения к патенту РФ 2171496, кл. G 06 G 7/52, 2001 г.), которые могут быть использованы для воспроизведения любой из четырех простых симметричных булевых функций, зависящих от четырех аргументов – входных двоичных сигналов х1234 {0,1}.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных симметричных модулей, относится ограниченные функциональные возможности, обусловленные тем, что не воспроизводится любая из n простых симметричных булевых функций, зависящих от n аргументов – входных двоичных сигналов x1,… ,xn {0,1}.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, симметричный модуль (фиг.1 в описании изобретения к патенту РФ 2192044, кл. G 06 G 7/52, 2002 г.), который содержит выход и может быть использован для воспроизведения любой из n простых симметричных булевых функций, зависящих от n аргументов – входных двоичных сигналов x1,… ,xn {0,1}.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится сложная настройка, обусловленная тем, что для ее реализации необходимо nV+V-1 управляющих сигналов,

где m=0,5(n+1) (m=0,5n) при нечетном (четном) n.

Техническим результатом изобретения является упрощение настройки на воспроизведение любой из n простых симметричных булевых функций, зависящих от n аргументов – входных двоичных сигналов, за счет обеспечения ее реализации с помощью двух управляющих сигналов.

Указанный технический результат при осуществлении изобретения достигается тем, что в симметричном модуле, содержащем выход, особенность заключается в том, что в него введены n D-триггеров, n элементов “И” и n элементов “ИЛИ”, причем выход i-ro элемента “И” соединен с первым входом i-го элемента “ИЛИ”, подключенного вторым входом к входу данных i-го D-триггера, вход установки и тактовый вход которого соединены соответственно с первым и вторым управляющими входами симметричного модуля, подключенного i-м информационным входом к первому входу i-го элемента “И”, второй вход которого соединен с неинвертирующим выходом i-го D-триггера, выход каждого предыдущего элемента “ИЛИ” подключен к второму входу последующего элемента “ИЛИ”, а второй вход первого и выход n-го элементов “ИЛИ” соединены соответственно с шиной нулевого потенциала и выходом симметричного модуля.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого симметричного модуля и временные диаграммы управляющих сигналов.

Симметричный модуль содержит выход 1, D-триггеры 21,… ,2n, элементы “И” 31,… ,3n и элементы “ИЛИ” 41,… ,4n, причем выход элемента 3i соединен с первым входом элемента 4i, подключенного вторым входом к входу данных D-триггера 2i, вход установки и тактовый вход которого соединены соответственно с первым и вторым управляющими входами симметричного модуля, подключенного i-м информационным входом к первому входу элемента 3i, второй вход которого соединен с неинвертирующим выходом D-триггера 2i, выход элемента 4k подключен к второму входу элемента 4k+1, а второй вход элемента 41 и выход элемента 4n соединены соответственно с шиной нулевого потенциала и выходом 1 симметричного модуля.

Работа предлагаемого симметричного модуля осуществляется следующим образом. На его первый,… , n-й информационные и первый, второй управляющие входы подаются соответственно двоичные сигналы x1,… ,хn {0,1} и импульсные сигналы y1,y2 {0,1} (фиг.2). Тогда сигнал на выходе элемента 4i будет определяться рекуррентным выражением

где есть номер момента времени tj (фиг.2); W(i-1)0=1; W0j=0. Период Т сигнала y2 должен удовлетворять условию Т> t, где t= tTp+ tИ+n /t или, а tTp, tи и tили есть длительности задержек, вносимых соответственно D-триггером 2i, элементами 3i и 4i. В представленной ниже таблице приведены значения выражения (1) при n=4.

Таким образом, предлагаемый симметричный модуль на выходе 1 воспроизводит функцию

где 1,… , n есть простые симметричные булевы функции (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974.). Согласно (2) и фиг.2 настройка модуля (фиг.1) на воспроизведение функции j осуществляется соответствующим количеством m=j-1 импульсов сигнала y2 после предварительной установки в исходное состояние импульсом сигнала y1.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый симметричный модуль воспроизводит любую из n простых симметричных булевых функций, зависящих от n аргументов – входных двоичных сигналов, и обладает более простой по сравнению с прототипом настройкой, так как она реализуется с помощью только двух управляющих сигналов.

Формула изобретения

Симметричный модуль, предназначенный для воспроизведения любой из n простых симметричных булевых функций, зависящих от n аргументов – входных двоичных сигналов, содержащий выход, отличающийся тем, что в него введены n D-триггеров, n элементов “И” и n элементов “ИЛИ”, причем выход i-го элемента “И” соединен с первым входом i-го элемента “ИЛИ”, подключенного вторым входом к входу данных i-го D-триггера, вход установки и тактовый вход которого соединены соответственно с первым и вторым управляющими входами симметричного модуля, подключенного i-м информационным входом к первому входу i-го элемента “И”, второй вход которого соединен с неинвертирующим выходом i-го D-триггера, выход каждого предыдущего элемента “ИЛИ” подключен к второму входу последующего элемента “ИЛИ”, а второй вход первого и выход n-го элементов “ИЛИ” соединены соответственно с шиной нулевого потенциала и выходом симметричного модуля.

РИСУНКИ


MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 28.05.2005

Извещение опубликовано: 20.10.2006 БИ: 29/2006


Categories: BD_2248000-2248999