Патент на изобретение №2248034

Published by on




РОССИЙСКАЯ ФЕДЕРАЦИЯ



ФЕДЕРАЛЬНАЯ СЛУЖБА
ПО ИНТЕЛЛЕКТУАЛЬНОЙ СОБСТВЕННОСТИ,
ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ
(19) RU (11) 2248034 (13) C1
(51) МПК 7
G06F7/38
(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ

Статус: по данным на 27.01.2011 – прекратил действие

(21), (22) Заявка: 2003113958/09, 12.05.2003

(24) Дата начала отсчета срока действия патента:

12.05.2003

(45) Опубликовано: 10.03.2005

(56) Список документов, цитированных в отчете о
поиске:
КАЯЦКАС A.A. Основы радиоэлектроники. Москва, Высшая школа, 1988, с.315, рис. 18.2а. RU 2047894 С1, 10.11.1995. RU 2047892 C1, 10.11.1995. SU 1684791 A1, 15.10.1991. SU 1809434 A1, 15.04.1993. GB 2342732 А, 19.04.2000.

Адрес для переписки:

432027, г.Ульяновск, ул. Северный Венец, 32, УлГТУ, проректору по НИР

(72) Автор(ы):

Андреев Д.В. (RU)

(73) Патентообладатель(и):

Ульяновский государственный технический университет (RU)

(54) ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

(57) Реферат:

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения реализации любой из четырех простых симметричных булевых функций, зависящих от четырех аргументов – входных двоичных сигналов. Устройство содержит одиннадцать мажоритарных элементов, четыре информационных входа, два настроечных входа. 1 ил.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (см., например, рис.4 на стр. 24 в книге Цифровые и аналоговые интегральные микросхемы: Справочник/С.В.Якубовский, Л.И.Ниссельсон, В.И.Кулешова и др. М.: Радио и связь, 1989), которые реализуют простую симметричную булеву функцию 1=x1 x2, зависящую от двух аргументов – входных двоичных сигналов x1, xn {0,1}.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из четырех простых симметричных булевых функций, зависящих от четырех аргументов – входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (см. рис.18.2а на стр. 315 в книге Каяцкас А.А. Основы радиоэлектроники. М.: Высш. шк., 1988), который содержит три информационных входа и выход и реализует простую симметричную булеву функцию 2=x1x2 x1x3 x2x3, зависящую от трех аргументов – входных двоичных сигналов x1,x2,x3 {0,1}.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из четырех простых симметричных булевых функций, зависящих от четырех аргументов – входных двоичных сигналов.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из четырех простых симметричных булевых функций, зависящих от четырех аргументов – входных двоичных сигналов.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем выход и первый, второй, третий информационные входы, особенность заключается в том, что в него введены одиннадцать мажоритарных элементов, первый, второй настроечные и четвертый информационный входы, причем вторые входы первого, второго, третьего и третьи входы третьего, пятого, шестого мажоритарных элементов подключены соответственно к первому и четвертому информационным входам логического преобразователя, второй информационный вход которого соединен с вторыми входами четвертого, пятого и третьим входом первого мажоритарных элементов, а третий информационный вход подключен к третьим входам второго, четвертого и второму входу шестого мажоритарных элементов, выход первого мажоритарного элемента соединен с вторым входом седьмого мажоритарного элемента, выход i-го и выход j-го мажоритарных элементов подключены соответственно к третьему входу (i+5)-го и второму входу (j+1)-го мажоритарных элементов, а выход одиннадцатого мажоритарного элемента соединен с выходом логического преобразователя, первый и второй настроечные входы которого образованы соответственно объединенными первыми входами первого – шестого и объединенными первыми входами седьмого – одиннадцатого мажоритарных элементов.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит первый – четвертый информационные входы 11-14, выход 2, первый и второй настроечные входы 31 и 32, мажоритарные элементы 41-411, причем вторые входы элементов 41, 42, 43 и третьи входы элементов 43, 45, 46 подключены соответственно к входам 11 и 14 логического преобразователя, вход 12 которого соединен с вторыми входами элементов 44, 45 и третьим входом элемента 41, а вход 13 подключен к третьим входам элементов 42, 44 и второму входу элемента 46, выход элемента 41 соединен с вторым входом элемента 47, выход элемента 4i и выход элемента 4j подключены соответственно к третьему входу элемента 4i+5 и второму входу элемента 4j+1, а выход элемента 411 соединен с выходом 2 логического преобразователя, входы 31 и 32 которого образованы соответственно объединенными первыми входами элементов 41-46 и объединенными первыми входами элементов 47-411.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первый – четвертый информационные и первый, второй настроечные входы подаются соответственно двоичные сигналы x1-x4 {0,1} и f1,f2 {0,1}. Сигнал на выходе мажоритарного элемента 4k равен “1” (“0”) только тогда, когда на двух или на всех входах этого элемента действуют сигналы, равные “1” (“0”). Следовательно, если на первом входе элемента 4k присутствует “1” (“0”), то этот элемент будет выполнять операцию “ИЛИ” (“И”) над сигналами, действующими на его втором и третьем входах. Таким образом, операция, воспроизводимая предлагаемым преобразователем, определяется выражением

где символами и · обозначены соответственно операции “ИЛИ” и “И”.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает реализацию любой из четырех простых симметричных булевых функций 1=x1 x2 x3 x4, 2=x1x2 x1x3 x1x4 x2x3 x2x4 x3x4, 3=x1x2x3 x1x2x4 x1x3x4 x2x3x4, 4=x1x2x3x4, зависящих от четырех аргументов – входных двоичных сигналов.

Формула изобретения

Логический преобразователь для реализации любой из четырех простых симметричных булевых функций, содержащий выход и первый, второй, третий информационные входы, отличающийся тем, что в него введены одиннадцать мажоритарных элементов, первый, второй настроечные и четвертый информационный входы, причем вторые входы первого, второго, третьего и третьи входы третьего, пятого, шестого мажоритарных элементов подключены соответственно к первому и четвертому информационным входам логического преобразователя, второй информационный вход которого соединен с вторыми входами четвертого, пятого и третьим входом первого мажоритарных элементов, а третий информационный вход подключен к третьим входам второго, четвертого и второму входу шестого мажоритарных элементов, выход первого мажоритарного элемента соединен с вторым входом седьмого мажоритарного элемента, выход i-го и выход j-го мажоритарных элементов подключены соответственно к третьему входу (i+5)-го и второму входу (j+1)-го мажоритарных элементов, а выход одиннадцатого мажоритарного элемента соединен с выходом логического преобразователя, первый и второй настроечные входы которого образованы соответственно объединенными первыми входами первого – шестого и объединенными первыми входами седьмого – одиннадцатого мажоритарных элементов.

РИСУНКИ


MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 13.05.2005

Извещение опубликовано: 20.10.2006 БИ: 29/2006


Categories: BD_2248000-2248999